- 01 4月, 2020 1 次提交
-
-
由 zhaoying 提交于
remove current logic for mlu
-
- 31 3月, 2020 1 次提交
-
-
由 zhangshijin 提交于
Develop set input layout
-
- 28 3月, 2020 3 次提交
-
-
由 jackzhang235 提交于
target -> subgraph -> target -> precision -> layout
-
由 jackzhang235 提交于
-
由 jackzhang235 提交于
-
- 27 3月, 2020 2 次提交
-
-
由 zhangshijin 提交于
Refactor input nchw layout
-
由 jackzhang235 提交于
-
- 26 3月, 2020 4 次提交
-
-
由 jackzhang235 提交于
-
由 jackzhang235 提交于
-
由 jackzhang235 提交于
-
由 jackzhang235 提交于
-
- 25 3月, 2020 4 次提交
-
-
由 xiaogang 提交于
test=develop
-
由 huzhiqiang 提交于
-
由 huzhiqiang 提交于
-
由 Yuan Shuai 提交于
* [LITE][OPENCL] enhance elemul, fix reshape for opencl. test=develop * comment loop test for pad2 opencl kernel. test=develop * [LITE][PROFILE] add sequnce statics for precision profiler. test=develop
-
- 24 3月, 2020 25 次提交
-
-
由 huzhiqiang 提交于
-
由 jiaopu 提交于
-
由 mapingshuo 提交于
* rename elementwise_sub_grad, test=develop * rename Grad to GRAD, test=develop * deal with case that Y@GRAD is empty, test=develop
-
由 Yuan Shuai 提交于
* fix ci for test_mobilenetv1/v2. test=develop * [OPENCL][CI] add test_mobilenetv1/v2 for opencl ci. test=develop
-
由 cc 提交于
-
由 zhangshijin 提交于
add 1)Yolo3 op 2)first conv 2)3dim iput mlu
-
由 jackzhang235 提交于
-
由 jackzhang235 提交于
-
由 jackzhang235 提交于
-
由 jackzhang235 提交于
-
由 xiebaiyuan 提交于
-
由 jiaopu 提交于
-
由 jiaopu 提交于
-
由 jackzhang235 提交于
-
由 jackzhang235 提交于
-
由 jackzhang235 提交于
-
由 dingminghui 提交于
-
由 dingminghui 提交于
add concat and scale to paddle_use_bridges.h
-
由 pmshst 提交于
-
由 jiaopu 提交于
-
由 dingminghui 提交于
-
由 jiaopu 提交于
-
由 dingminghui 提交于
-
由 ZHANG Shijin 提交于
-
由 huzhiqiang 提交于
-