pcie-designware.c 22.0 KB
Newer Older
1
/*
2
 * Synopsys Designware PCIe host controller driver
3 4 5 6 7 8 9 10 11 12 13
 *
 * Copyright (C) 2013 Samsung Electronics Co., Ltd.
 *		http://www.samsung.com
 *
 * Author: Jingoo Han <jg1.han@samsung.com>
 *
 * This program is free software; you can redistribute it and/or modify
 * it under the terms of the GNU General Public License version 2 as
 * published by the Free Software Foundation.
 */

J
Jingoo Han 已提交
14 15
#include <linux/irq.h>
#include <linux/irqdomain.h>
16 17
#include <linux/kernel.h>
#include <linux/module.h>
J
Jingoo Han 已提交
18
#include <linux/msi.h>
19
#include <linux/of_address.h>
20
#include <linux/of_pci.h>
21 22
#include <linux/pci.h>
#include <linux/pci_regs.h>
23
#include <linux/platform_device.h>
24 25
#include <linux/types.h>

26
#include "pcie-designware.h"
27 28 29 30

/* Synopsis specific PCIE configuration registers */
#define PCIE_PORT_LINK_CONTROL		0x710
#define PORT_LINK_MODE_MASK		(0x3f << 16)
31 32
#define PORT_LINK_MODE_1_LANES		(0x1 << 16)
#define PORT_LINK_MODE_2_LANES		(0x3 << 16)
33 34 35 36 37
#define PORT_LINK_MODE_4_LANES		(0x7 << 16)

#define PCIE_LINK_WIDTH_SPEED_CONTROL	0x80C
#define PORT_LOGIC_SPEED_CHANGE		(0x1 << 17)
#define PORT_LOGIC_LINK_WIDTH_MASK	(0x1ff << 8)
38 39 40
#define PORT_LOGIC_LINK_WIDTH_1_LANES	(0x1 << 8)
#define PORT_LOGIC_LINK_WIDTH_2_LANES	(0x2 << 8)
#define PORT_LOGIC_LINK_WIDTH_4_LANES	(0x4 << 8)
41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69

#define PCIE_MSI_ADDR_LO		0x820
#define PCIE_MSI_ADDR_HI		0x824
#define PCIE_MSI_INTR0_ENABLE		0x828
#define PCIE_MSI_INTR0_MASK		0x82C
#define PCIE_MSI_INTR0_STATUS		0x830

#define PCIE_ATU_VIEWPORT		0x900
#define PCIE_ATU_REGION_INBOUND		(0x1 << 31)
#define PCIE_ATU_REGION_OUTBOUND	(0x0 << 31)
#define PCIE_ATU_REGION_INDEX1		(0x1 << 0)
#define PCIE_ATU_REGION_INDEX0		(0x0 << 0)
#define PCIE_ATU_CR1			0x904
#define PCIE_ATU_TYPE_MEM		(0x0 << 0)
#define PCIE_ATU_TYPE_IO		(0x2 << 0)
#define PCIE_ATU_TYPE_CFG0		(0x4 << 0)
#define PCIE_ATU_TYPE_CFG1		(0x5 << 0)
#define PCIE_ATU_CR2			0x908
#define PCIE_ATU_ENABLE			(0x1 << 31)
#define PCIE_ATU_BAR_MODE_ENABLE	(0x1 << 30)
#define PCIE_ATU_LOWER_BASE		0x90C
#define PCIE_ATU_UPPER_BASE		0x910
#define PCIE_ATU_LIMIT			0x914
#define PCIE_ATU_LOWER_TARGET		0x918
#define PCIE_ATU_BUS(x)			(((x) & 0xff) << 24)
#define PCIE_ATU_DEV(x)			(((x) & 0x1f) << 19)
#define PCIE_ATU_FUNC(x)		(((x) & 0x7) << 16)
#define PCIE_ATU_UPPER_TARGET		0x91C

70 71
static struct hw_pci dw_pci;

72
static unsigned long global_io_offset;
73 74 75

static inline struct pcie_port *sys_to_pcie(struct pci_sys_data *sys)
{
76 77
	BUG_ON(!sys->private_data);

78 79 80
	return sys->private_data;
}

81
int dw_pcie_cfg_read(void __iomem *addr, int where, int size, u32 *val)
82 83 84 85 86 87 88 89 90 91 92 93 94
{
	*val = readl(addr);

	if (size == 1)
		*val = (*val >> (8 * (where & 3))) & 0xff;
	else if (size == 2)
		*val = (*val >> (8 * (where & 3))) & 0xffff;
	else if (size != 4)
		return PCIBIOS_BAD_REGISTER_NUMBER;

	return PCIBIOS_SUCCESSFUL;
}

95
int dw_pcie_cfg_write(void __iomem *addr, int where, int size, u32 val)
96 97 98 99 100 101 102 103 104 105 106 107 108
{
	if (size == 4)
		writel(val, addr);
	else if (size == 2)
		writew(val, addr + (where & 2));
	else if (size == 1)
		writeb(val, addr + (where & 3));
	else
		return PCIBIOS_BAD_REGISTER_NUMBER;

	return PCIBIOS_SUCCESSFUL;
}

109
static inline void dw_pcie_readl_rc(struct pcie_port *pp, u32 reg, u32 *val)
110
{
111
	if (pp->ops->readl_rc)
112
		pp->ops->readl_rc(pp, pp->dbi_base + reg, val);
113
	else
114
		*val = readl(pp->dbi_base + reg);
115 116
}

117
static inline void dw_pcie_writel_rc(struct pcie_port *pp, u32 val, u32 reg)
118
{
119
	if (pp->ops->writel_rc)
120
		pp->ops->writel_rc(pp, val, pp->dbi_base + reg);
121
	else
122
		writel(val, pp->dbi_base + reg);
123 124
}

125 126
static int dw_pcie_rd_own_conf(struct pcie_port *pp, int where, int size,
			       u32 *val)
127 128 129
{
	int ret;

130 131 132
	if (pp->ops->rd_own_conf)
		ret = pp->ops->rd_own_conf(pp, where, size, val);
	else
133 134
		ret = dw_pcie_cfg_read(pp->dbi_base + (where & ~0x3), where,
				size, val);
135

136 137 138
	return ret;
}

139 140
static int dw_pcie_wr_own_conf(struct pcie_port *pp, int where, int size,
			       u32 val)
141 142 143
{
	int ret;

144 145 146
	if (pp->ops->wr_own_conf)
		ret = pp->ops->wr_own_conf(pp, where, size, val);
	else
147 148
		ret = dw_pcie_cfg_write(pp->dbi_base + (where & ~0x3), where,
				size, val);
149

150 151 152
	return ret;
}

J
Jingoo Han 已提交
153 154
static struct irq_chip dw_msi_irq_chip = {
	.name = "PCI-MSI",
155 156 157 158
	.irq_enable = pci_msi_unmask_irq,
	.irq_disable = pci_msi_mask_irq,
	.irq_mask = pci_msi_mask_irq,
	.irq_unmask = pci_msi_unmask_irq,
J
Jingoo Han 已提交
159 160 161
};

/* MSI int handler */
162
irqreturn_t dw_handle_msi_irq(struct pcie_port *pp)
J
Jingoo Han 已提交
163 164
{
	unsigned long val;
165
	int i, pos, irq;
166
	irqreturn_t ret = IRQ_NONE;
J
Jingoo Han 已提交
167 168 169 170 171

	for (i = 0; i < MAX_MSI_CTRLS; i++) {
		dw_pcie_rd_own_conf(pp, PCIE_MSI_INTR0_STATUS + i * 12, 4,
				(u32 *)&val);
		if (val) {
172
			ret = IRQ_HANDLED;
J
Jingoo Han 已提交
173 174
			pos = 0;
			while ((pos = find_next_bit(&val, 32, pos)) != 32) {
175 176
				irq = irq_find_mapping(pp->irq_domain,
						i * 32 + pos);
H
Harro Haan 已提交
177 178 179
				dw_pcie_wr_own_conf(pp,
						PCIE_MSI_INTR0_STATUS + i * 12,
						4, 1 << pos);
180
				generic_handle_irq(irq);
J
Jingoo Han 已提交
181 182 183 184
				pos++;
			}
		}
	}
185 186

	return ret;
J
Jingoo Han 已提交
187 188 189 190 191 192 193 194 195 196 197 198
}

void dw_pcie_msi_init(struct pcie_port *pp)
{
	pp->msi_data = __get_free_pages(GFP_KERNEL, 0);

	/* program the msi_data */
	dw_pcie_wr_own_conf(pp, PCIE_MSI_ADDR_LO, 4,
			virt_to_phys((void *)pp->msi_data));
	dw_pcie_wr_own_conf(pp, PCIE_MSI_ADDR_HI, 4, 0);
}

199 200 201 202 203 204 205 206 207 208 209
static void dw_pcie_msi_clear_irq(struct pcie_port *pp, int irq)
{
	unsigned int res, bit, val;

	res = (irq / 32) * 12;
	bit = irq % 32;
	dw_pcie_rd_own_conf(pp, PCIE_MSI_INTR0_ENABLE + res, 4, &val);
	val &= ~(1 << bit);
	dw_pcie_wr_own_conf(pp, PCIE_MSI_INTR0_ENABLE + res, 4, val);
}

210
static void clear_irq_range(struct pcie_port *pp, unsigned int irq_base,
211
			    unsigned int nvec, unsigned int pos)
212
{
213
	unsigned int i;
214

215
	for (i = 0; i < nvec; i++) {
216
		irq_set_msi_desc_off(irq_base, i, NULL);
217
		/* Disable corresponding interrupt on MSI controller */
218 219 220 221
		if (pp->ops->msi_clear_irq)
			pp->ops->msi_clear_irq(pp, pos + i);
		else
			dw_pcie_msi_clear_irq(pp, pos + i);
222
	}
223 224

	bitmap_release_region(pp->msi_irq_in_use, pos, order_base_2(nvec));
225 226
}

227 228 229 230 231 232 233 234 235 236 237
static void dw_pcie_msi_set_irq(struct pcie_port *pp, int irq)
{
	unsigned int res, bit, val;

	res = (irq / 32) * 12;
	bit = irq % 32;
	dw_pcie_rd_own_conf(pp, PCIE_MSI_INTR0_ENABLE + res, 4, &val);
	val |= 1 << bit;
	dw_pcie_wr_own_conf(pp, PCIE_MSI_INTR0_ENABLE + res, 4, val);
}

J
Jingoo Han 已提交
238 239
static int assign_irq(int no_irqs, struct msi_desc *desc, int *pos)
{
240
	int irq, pos0, i;
J
Jingoo Han 已提交
241 242
	struct pcie_port *pp = sys_to_pcie(desc->dev->bus->sysdata);

243 244 245 246
	pos0 = bitmap_find_free_region(pp->msi_irq_in_use, MAX_MSI_IRQS,
				       order_base_2(no_irqs));
	if (pos0 < 0)
		goto no_valid_irq;
J
Jingoo Han 已提交
247

248 249
	irq = irq_find_mapping(pp->irq_domain, pos0);
	if (!irq)
J
Jingoo Han 已提交
250 251
		goto no_valid_irq;

252 253 254 255 256 257 258
	/*
	 * irq_create_mapping (called from dw_pcie_host_init) pre-allocates
	 * descs so there is no need to allocate descs here. We can therefore
	 * assume that if irq_find_mapping above returns non-zero, then the
	 * descs are also successfully allocated.
	 */

259
	for (i = 0; i < no_irqs; i++) {
260 261 262 263
		if (irq_set_msi_desc_off(irq, i, desc) != 0) {
			clear_irq_range(pp, irq, i, pos0);
			goto no_valid_irq;
		}
J
Jingoo Han 已提交
264
		/*Enable corresponding interrupt in MSI interrupt controller */
265 266 267 268
		if (pp->ops->msi_set_irq)
			pp->ops->msi_set_irq(pp, pos0 + i);
		else
			dw_pcie_msi_set_irq(pp, pos0 + i);
J
Jingoo Han 已提交
269 270 271 272 273 274 275 276 277 278
	}

	*pos = pos0;
	return irq;

no_valid_irq:
	*pos = pos0;
	return -ENOSPC;
}

279
static int dw_msi_setup_irq(struct msi_controller *chip, struct pci_dev *pdev,
J
Jingoo Han 已提交
280 281
			struct msi_desc *desc)
{
282
	int irq, pos;
J
Jingoo Han 已提交
283 284 285
	struct msi_msg msg;
	struct pcie_port *pp = sys_to_pcie(pdev->bus->sysdata);

L
Lucas Stach 已提交
286 287 288
	if (desc->msi_attrib.is_msix)
		return -EINVAL;

289
	irq = assign_irq(1, desc, &pos);
J
Jingoo Han 已提交
290 291 292
	if (irq < 0)
		return irq;

293 294
	if (pp->ops->get_msi_addr)
		msg.address_lo = pp->ops->get_msi_addr(pp);
295 296
	else
		msg.address_lo = virt_to_phys((void *)pp->msi_data);
J
Jingoo Han 已提交
297
	msg.address_hi = 0x0;
298 299 300 301 302 303

	if (pp->ops->get_msi_data)
		msg.data = pp->ops->get_msi_data(pp, pos);
	else
		msg.data = pos;

304
	pci_write_msi_msg(irq, &msg);
J
Jingoo Han 已提交
305 306 307 308

	return 0;
}

309
static void dw_msi_teardown_irq(struct msi_controller *chip, unsigned int irq)
J
Jingoo Han 已提交
310
{
311 312 313 314 315
	struct irq_data *data = irq_get_irq_data(irq);
	struct msi_desc *msi = irq_data_get_msi(data);
	struct pcie_port *pp = sys_to_pcie(msi->dev->bus->sysdata);

	clear_irq_range(pp, irq, 1, data->hwirq);
J
Jingoo Han 已提交
316 317
}

318
static struct msi_controller dw_pcie_msi_chip = {
J
Jingoo Han 已提交
319 320 321 322
	.setup_irq = dw_msi_setup_irq,
	.teardown_irq = dw_msi_teardown_irq,
};

323 324 325 326 327 328 329 330
int dw_pcie_link_up(struct pcie_port *pp)
{
	if (pp->ops->link_up)
		return pp->ops->link_up(pp);
	else
		return 0;
}

J
Jingoo Han 已提交
331 332 333 334 335 336 337 338 339 340 341 342 343 344
static int dw_pcie_msi_map(struct irq_domain *domain, unsigned int irq,
			irq_hw_number_t hwirq)
{
	irq_set_chip_and_handler(irq, &dw_msi_irq_chip, handle_simple_irq);
	irq_set_chip_data(irq, domain->host_data);
	set_irq_flags(irq, IRQF_VALID);

	return 0;
}

static const struct irq_domain_ops msi_domain_ops = {
	.map = dw_pcie_msi_map,
};

345
int dw_pcie_host_init(struct pcie_port *pp)
346 347
{
	struct device_node *np = pp->dev->of_node;
348
	struct platform_device *pdev = to_platform_device(pp->dev);
349 350
	struct of_pci_range range;
	struct of_pci_range_parser parser;
351
	struct resource *cfg_res;
352 353
	u32 val, na, ns;
	const __be32 *addrp;
354
	int i, index, ret;
355 356 357 358 359 360

	/* Find the address cell size and the number of cells in order to get
	 * the untranslated address.
	 */
	of_property_read_u32(np, "#address-cells", &na);
	ns = of_n_size_cells(np);
J
Jingoo Han 已提交
361

362 363
	cfg_res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "config");
	if (cfg_res) {
364 365
		pp->cfg0_size = resource_size(cfg_res)/2;
		pp->cfg1_size = resource_size(cfg_res)/2;
366
		pp->cfg0_base = cfg_res->start;
367
		pp->cfg1_base = cfg_res->start + pp->cfg0_size;
368 369 370

		/* Find the untranslated configuration space address */
		index = of_property_match_string(np, "reg-names", "config");
371
		addrp = of_get_address(np, index, NULL, NULL);
372
		pp->cfg0_mod_base = of_read_number(addrp, ns);
373
		pp->cfg1_mod_base = pp->cfg0_mod_base + pp->cfg0_size;
374 375 376 377
	} else {
		dev_err(pp->dev, "missing *config* reg space\n");
	}

378 379 380 381 382 383 384 385
	if (of_pci_range_parser_init(&parser, np)) {
		dev_err(pp->dev, "missing ranges property\n");
		return -EINVAL;
	}

	/* Get the I/O and memory ranges from DT */
	for_each_of_pci_range(&parser, &range) {
		unsigned long restype = range.flags & IORESOURCE_TYPE_BITS;
386

387 388 389 390 391 392 393 394 395
		if (restype == IORESOURCE_IO) {
			of_pci_range_to_resource(&range, np, &pp->io);
			pp->io.name = "I/O";
			pp->io.start = max_t(resource_size_t,
					     PCIBIOS_MIN_IO,
					     range.pci_addr + global_io_offset);
			pp->io.end = min_t(resource_size_t,
					   IO_SPACE_LIMIT,
					   range.pci_addr + range.size
396
					   + global_io_offset - 1);
397 398
			pp->io_size = resource_size(&pp->io);
			pp->io_bus_addr = range.pci_addr;
399
			pp->io_base = range.cpu_addr;
400 401 402 403

			/* Find the untranslated IO space address */
			pp->io_mod_base = of_read_number(parser.range -
							 parser.np + na, ns);
404 405 406 407
		}
		if (restype == IORESOURCE_MEM) {
			of_pci_range_to_resource(&range, np, &pp->mem);
			pp->mem.name = "MEM";
408 409
			pp->mem_size = resource_size(&pp->mem);
			pp->mem_bus_addr = range.pci_addr;
410 411 412 413

			/* Find the untranslated MEM space address */
			pp->mem_mod_base = of_read_number(parser.range -
							  parser.np + na, ns);
414 415 416
		}
		if (restype == 0) {
			of_pci_range_to_resource(&range, np, &pp->cfg);
417 418
			pp->cfg0_size = resource_size(&pp->cfg)/2;
			pp->cfg1_size = resource_size(&pp->cfg)/2;
419
			pp->cfg0_base = pp->cfg.start;
420
			pp->cfg1_base = pp->cfg.start + pp->cfg0_size;
421 422 423 424 425

			/* Find the untranslated configuration space address */
			pp->cfg0_mod_base = of_read_number(parser.range -
							   parser.np + na, ns);
			pp->cfg1_mod_base = pp->cfg0_mod_base +
426
					    pp->cfg0_size;
427 428 429
		}
	}

430 431 432 433 434 435 436 437 438 439
	ret = of_pci_parse_bus_range(np, &pp->busn);
	if (ret < 0) {
		pp->busn.name = np->name;
		pp->busn.start = 0;
		pp->busn.end = 0xff;
		pp->busn.flags = IORESOURCE_BUS;
		dev_dbg(pp->dev, "failed to parse bus-range property: %d, using default %pR\n",
			ret, &pp->busn);
	}

440 441 442 443 444 445 446 447 448 449 450 451
	if (!pp->dbi_base) {
		pp->dbi_base = devm_ioremap(pp->dev, pp->cfg.start,
					resource_size(&pp->cfg));
		if (!pp->dbi_base) {
			dev_err(pp->dev, "error with ioremap\n");
			return -ENOMEM;
		}
	}

	pp->mem_base = pp->mem.start;

	if (!pp->va_cfg0_base) {
452
		pp->va_cfg0_base = devm_ioremap(pp->dev, pp->cfg0_base,
453
						pp->cfg0_size);
454 455 456 457
		if (!pp->va_cfg0_base) {
			dev_err(pp->dev, "error with ioremap in function\n");
			return -ENOMEM;
		}
458
	}
459

460
	if (!pp->va_cfg1_base) {
461
		pp->va_cfg1_base = devm_ioremap(pp->dev, pp->cfg1_base,
462
						pp->cfg1_size);
463 464 465 466
		if (!pp->va_cfg1_base) {
			dev_err(pp->dev, "error with ioremap\n");
			return -ENOMEM;
		}
467 468 469 470 471 472 473
	}

	if (of_property_read_u32(np, "num-lanes", &pp->lanes)) {
		dev_err(pp->dev, "Failed to parse the number of lanes\n");
		return -EINVAL;
	}

J
Jingoo Han 已提交
474
	if (IS_ENABLED(CONFIG_PCI_MSI)) {
475 476 477 478 479 480 481 482
		if (!pp->ops->msi_host_init) {
			pp->irq_domain = irq_domain_add_linear(pp->dev->of_node,
						MAX_MSI_IRQS, &msi_domain_ops,
						&dw_pcie_msi_chip);
			if (!pp->irq_domain) {
				dev_err(pp->dev, "irq domain init failed\n");
				return -ENXIO;
			}
J
Jingoo Han 已提交
483

484 485 486 487 488 489 490
			for (i = 0; i < MAX_MSI_IRQS; i++)
				irq_create_mapping(pp->irq_domain, i);
		} else {
			ret = pp->ops->msi_host_init(pp, &dw_pcie_msi_chip);
			if (ret < 0)
				return ret;
		}
J
Jingoo Han 已提交
491 492
	}

493 494 495 496 497 498 499 500 501 502 503 504
	if (pp->ops->host_init)
		pp->ops->host_init(pp);

	dw_pcie_wr_own_conf(pp, PCI_BASE_ADDRESS_0, 4, 0);

	/* program correct class for RC */
	dw_pcie_wr_own_conf(pp, PCI_CLASS_DEVICE, 2, PCI_CLASS_BRIDGE_PCI);

	dw_pcie_rd_own_conf(pp, PCIE_LINK_WIDTH_SPEED_CONTROL, 4, &val);
	val |= PORT_LOGIC_SPEED_CHANGE;
	dw_pcie_wr_own_conf(pp, PCIE_LINK_WIDTH_SPEED_CONTROL, 4, val);

505 506 507 508 509
#ifdef CONFIG_PCI_MSI
	dw_pcie_msi_chip.dev = pp->dev;
	dw_pci.msi_ctrl = &dw_pcie_msi_chip;
#endif

510 511 512
	dw_pci.nr_controllers = 1;
	dw_pci.private_data = (void **)&pp;

513
	pci_common_init_dev(pp->dev, &dw_pci);
514 515 516 517 518

	return 0;
}

static void dw_pcie_prog_viewport_cfg0(struct pcie_port *pp, u32 busdev)
519 520
{
	/* Program viewport 0 : OUTBOUND : CFG0 */
521 522
	dw_pcie_writel_rc(pp, PCIE_ATU_REGION_OUTBOUND | PCIE_ATU_REGION_INDEX0,
			  PCIE_ATU_VIEWPORT);
523 524
	dw_pcie_writel_rc(pp, pp->cfg0_mod_base, PCIE_ATU_LOWER_BASE);
	dw_pcie_writel_rc(pp, (pp->cfg0_mod_base >> 32), PCIE_ATU_UPPER_BASE);
525
	dw_pcie_writel_rc(pp, pp->cfg0_mod_base + pp->cfg0_size - 1,
526 527 528 529 530
			  PCIE_ATU_LIMIT);
	dw_pcie_writel_rc(pp, busdev, PCIE_ATU_LOWER_TARGET);
	dw_pcie_writel_rc(pp, 0, PCIE_ATU_UPPER_TARGET);
	dw_pcie_writel_rc(pp, PCIE_ATU_TYPE_CFG0, PCIE_ATU_CR1);
	dw_pcie_writel_rc(pp, PCIE_ATU_ENABLE, PCIE_ATU_CR2);
531 532
}

533
static void dw_pcie_prog_viewport_cfg1(struct pcie_port *pp, u32 busdev)
534 535
{
	/* Program viewport 1 : OUTBOUND : CFG1 */
536 537 538
	dw_pcie_writel_rc(pp, PCIE_ATU_REGION_OUTBOUND | PCIE_ATU_REGION_INDEX1,
			  PCIE_ATU_VIEWPORT);
	dw_pcie_writel_rc(pp, PCIE_ATU_TYPE_CFG1, PCIE_ATU_CR1);
539 540
	dw_pcie_writel_rc(pp, pp->cfg1_mod_base, PCIE_ATU_LOWER_BASE);
	dw_pcie_writel_rc(pp, (pp->cfg1_mod_base >> 32), PCIE_ATU_UPPER_BASE);
541
	dw_pcie_writel_rc(pp, pp->cfg1_mod_base + pp->cfg1_size - 1,
542 543 544
			  PCIE_ATU_LIMIT);
	dw_pcie_writel_rc(pp, busdev, PCIE_ATU_LOWER_TARGET);
	dw_pcie_writel_rc(pp, 0, PCIE_ATU_UPPER_TARGET);
545
	dw_pcie_writel_rc(pp, PCIE_ATU_ENABLE, PCIE_ATU_CR2);
546 547
}

548
static void dw_pcie_prog_viewport_mem_outbound(struct pcie_port *pp)
549 550
{
	/* Program viewport 0 : OUTBOUND : MEM */
551 552 553
	dw_pcie_writel_rc(pp, PCIE_ATU_REGION_OUTBOUND | PCIE_ATU_REGION_INDEX0,
			  PCIE_ATU_VIEWPORT);
	dw_pcie_writel_rc(pp, PCIE_ATU_TYPE_MEM, PCIE_ATU_CR1);
554 555
	dw_pcie_writel_rc(pp, pp->mem_mod_base, PCIE_ATU_LOWER_BASE);
	dw_pcie_writel_rc(pp, (pp->mem_mod_base >> 32), PCIE_ATU_UPPER_BASE);
556
	dw_pcie_writel_rc(pp, pp->mem_mod_base + pp->mem_size - 1,
557
			  PCIE_ATU_LIMIT);
558 559
	dw_pcie_writel_rc(pp, pp->mem_bus_addr, PCIE_ATU_LOWER_TARGET);
	dw_pcie_writel_rc(pp, upper_32_bits(pp->mem_bus_addr),
560
			  PCIE_ATU_UPPER_TARGET);
561
	dw_pcie_writel_rc(pp, PCIE_ATU_ENABLE, PCIE_ATU_CR2);
562 563
}

564
static void dw_pcie_prog_viewport_io_outbound(struct pcie_port *pp)
565 566
{
	/* Program viewport 1 : OUTBOUND : IO */
567 568 569
	dw_pcie_writel_rc(pp, PCIE_ATU_REGION_OUTBOUND | PCIE_ATU_REGION_INDEX1,
			  PCIE_ATU_VIEWPORT);
	dw_pcie_writel_rc(pp, PCIE_ATU_TYPE_IO, PCIE_ATU_CR1);
570 571
	dw_pcie_writel_rc(pp, pp->io_mod_base, PCIE_ATU_LOWER_BASE);
	dw_pcie_writel_rc(pp, (pp->io_mod_base >> 32), PCIE_ATU_UPPER_BASE);
572
	dw_pcie_writel_rc(pp, pp->io_mod_base + pp->io_size - 1,
573
			  PCIE_ATU_LIMIT);
574 575
	dw_pcie_writel_rc(pp, pp->io_bus_addr, PCIE_ATU_LOWER_TARGET);
	dw_pcie_writel_rc(pp, upper_32_bits(pp->io_bus_addr),
576
			  PCIE_ATU_UPPER_TARGET);
577
	dw_pcie_writel_rc(pp, PCIE_ATU_ENABLE, PCIE_ATU_CR2);
578 579
}

580
static int dw_pcie_rd_other_conf(struct pcie_port *pp, struct pci_bus *bus,
581 582 583 584 585 586 587 588 589 590
		u32 devfn, int where, int size, u32 *val)
{
	int ret = PCIBIOS_SUCCESSFUL;
	u32 address, busdev;

	busdev = PCIE_ATU_BUS(bus->number) | PCIE_ATU_DEV(PCI_SLOT(devfn)) |
		 PCIE_ATU_FUNC(PCI_FUNC(devfn));
	address = where & ~0x3;

	if (bus->parent->number == pp->root_bus_nr) {
591
		dw_pcie_prog_viewport_cfg0(pp, busdev);
592 593
		ret = dw_pcie_cfg_read(pp->va_cfg0_base + address, where, size,
				val);
594
		dw_pcie_prog_viewport_mem_outbound(pp);
595
	} else {
596
		dw_pcie_prog_viewport_cfg1(pp, busdev);
597 598
		ret = dw_pcie_cfg_read(pp->va_cfg1_base + address, where, size,
				val);
599
		dw_pcie_prog_viewport_io_outbound(pp);
600 601 602 603 604
	}

	return ret;
}

605
static int dw_pcie_wr_other_conf(struct pcie_port *pp, struct pci_bus *bus,
606 607 608 609 610 611 612 613 614 615
		u32 devfn, int where, int size, u32 val)
{
	int ret = PCIBIOS_SUCCESSFUL;
	u32 address, busdev;

	busdev = PCIE_ATU_BUS(bus->number) | PCIE_ATU_DEV(PCI_SLOT(devfn)) |
		 PCIE_ATU_FUNC(PCI_FUNC(devfn));
	address = where & ~0x3;

	if (bus->parent->number == pp->root_bus_nr) {
616
		dw_pcie_prog_viewport_cfg0(pp, busdev);
617 618
		ret = dw_pcie_cfg_write(pp->va_cfg0_base + address, where, size,
				val);
619
		dw_pcie_prog_viewport_mem_outbound(pp);
620
	} else {
621
		dw_pcie_prog_viewport_cfg1(pp, busdev);
622 623
		ret = dw_pcie_cfg_write(pp->va_cfg1_base + address, where, size,
				val);
624
		dw_pcie_prog_viewport_io_outbound(pp);
625 626 627 628 629
	}

	return ret;
}

630
static int dw_pcie_valid_config(struct pcie_port *pp,
631 632 633 634
				struct pci_bus *bus, int dev)
{
	/* If there is no link, then there is no device */
	if (bus->number != pp->root_bus_nr) {
635
		if (!dw_pcie_link_up(pp))
636 637 638 639 640 641 642 643 644 645 646 647 648 649 650 651 652
			return 0;
	}

	/* access only one slot on each root port */
	if (bus->number == pp->root_bus_nr && dev > 0)
		return 0;

	/*
	 * do not read more than one device on the bus directly attached
	 * to RC's (Virtual Bridge's) DS side.
	 */
	if (bus->primary == pp->root_bus_nr && dev > 0)
		return 0;

	return 1;
}

653
static int dw_pcie_rd_conf(struct pci_bus *bus, u32 devfn, int where,
654 655 656 657 658
			int size, u32 *val)
{
	struct pcie_port *pp = sys_to_pcie(bus->sysdata);
	int ret;

659
	if (dw_pcie_valid_config(pp, bus, PCI_SLOT(devfn)) == 0) {
660 661 662 663 664
		*val = 0xffffffff;
		return PCIBIOS_DEVICE_NOT_FOUND;
	}

	if (bus->number != pp->root_bus_nr)
665 666 667 668 669
		if (pp->ops->rd_other_conf)
			ret = pp->ops->rd_other_conf(pp, bus, devfn,
						where, size, val);
		else
			ret = dw_pcie_rd_other_conf(pp, bus, devfn,
670 671
						where, size, val);
	else
672
		ret = dw_pcie_rd_own_conf(pp, where, size, val);
673 674 675 676

	return ret;
}

677
static int dw_pcie_wr_conf(struct pci_bus *bus, u32 devfn,
678 679 680 681 682
			int where, int size, u32 val)
{
	struct pcie_port *pp = sys_to_pcie(bus->sysdata);
	int ret;

683
	if (dw_pcie_valid_config(pp, bus, PCI_SLOT(devfn)) == 0)
684 685 686
		return PCIBIOS_DEVICE_NOT_FOUND;

	if (bus->number != pp->root_bus_nr)
687 688 689 690 691
		if (pp->ops->wr_other_conf)
			ret = pp->ops->wr_other_conf(pp, bus, devfn,
						where, size, val);
		else
			ret = dw_pcie_wr_other_conf(pp, bus, devfn,
692 693
						where, size, val);
	else
694
		ret = dw_pcie_wr_own_conf(pp, where, size, val);
695 696 697 698

	return ret;
}

699 700 701
static struct pci_ops dw_pcie_ops = {
	.read = dw_pcie_rd_conf,
	.write = dw_pcie_wr_conf,
702 703
};

704
static int dw_pcie_setup(int nr, struct pci_sys_data *sys)
705 706 707 708 709
{
	struct pcie_port *pp;

	pp = sys_to_pcie(sys);

710 711
	if (global_io_offset < SZ_1M && pp->io_size > 0) {
		sys->io_offset = global_io_offset - pp->io_bus_addr;
712
		pci_ioremap_io(global_io_offset, pp->io_base);
713 714 715 716 717
		global_io_offset += SZ_64K;
		pci_add_resource_offset(&sys->resources, &pp->io,
					sys->io_offset);
	}

718
	sys->mem_offset = pp->mem.start - pp->mem_bus_addr;
719
	pci_add_resource_offset(&sys->resources, &pp->mem, sys->mem_offset);
720
	pci_add_resource(&sys->resources, &pp->busn);
721 722 723 724

	return 1;
}

725
static struct pci_bus *dw_pcie_scan_bus(int nr, struct pci_sys_data *sys)
726 727 728 729
{
	struct pci_bus *bus;
	struct pcie_port *pp = sys_to_pcie(sys);

730 731 732 733 734 735 736
	pp->root_bus_nr = sys->busnr;
	bus = pci_create_root_bus(pp->dev, sys->busnr,
				  &dw_pcie_ops, sys, &sys->resources);
	if (!bus)
		return NULL;

	pci_scan_child_bus(bus);
737

738 739 740
	if (bus && pp->ops->scan_bus)
		pp->ops->scan_bus(pp);

741 742 743
	return bus;
}

744
static int dw_pcie_map_irq(const struct pci_dev *dev, u8 slot, u8 pin)
745 746
{
	struct pcie_port *pp = sys_to_pcie(dev->bus->sysdata);
747
	int irq;
748

749 750 751
	irq = of_irq_parse_and_map_pci(dev, slot, pin);
	if (!irq)
		irq = pp->irq;
752

753
	return irq;
754 755
}

756 757 758 759
static struct hw_pci dw_pci = {
	.setup		= dw_pcie_setup,
	.scan		= dw_pcie_scan_bus,
	.map_irq	= dw_pcie_map_irq,
760 761
};

762
void dw_pcie_setup_rc(struct pcie_port *pp)
763 764 765 766 767
{
	u32 val;
	u32 membase;
	u32 memlimit;

768
	/* set the number of lanes */
769
	dw_pcie_readl_rc(pp, PCIE_PORT_LINK_CONTROL, &val);
770
	val &= ~PORT_LINK_MODE_MASK;
771 772 773 774 775 776 777 778 779 780 781
	switch (pp->lanes) {
	case 1:
		val |= PORT_LINK_MODE_1_LANES;
		break;
	case 2:
		val |= PORT_LINK_MODE_2_LANES;
		break;
	case 4:
		val |= PORT_LINK_MODE_4_LANES;
		break;
	}
782
	dw_pcie_writel_rc(pp, val, PCIE_PORT_LINK_CONTROL);
783 784

	/* set link width speed control register */
785
	dw_pcie_readl_rc(pp, PCIE_LINK_WIDTH_SPEED_CONTROL, &val);
786
	val &= ~PORT_LOGIC_LINK_WIDTH_MASK;
787 788 789 790 791 792 793 794 795 796 797
	switch (pp->lanes) {
	case 1:
		val |= PORT_LOGIC_LINK_WIDTH_1_LANES;
		break;
	case 2:
		val |= PORT_LOGIC_LINK_WIDTH_2_LANES;
		break;
	case 4:
		val |= PORT_LOGIC_LINK_WIDTH_4_LANES;
		break;
	}
798
	dw_pcie_writel_rc(pp, val, PCIE_LINK_WIDTH_SPEED_CONTROL);
799 800

	/* setup RC BARs */
801
	dw_pcie_writel_rc(pp, 0x00000004, PCI_BASE_ADDRESS_0);
802
	dw_pcie_writel_rc(pp, 0x00000000, PCI_BASE_ADDRESS_1);
803 804

	/* setup interrupt pins */
805
	dw_pcie_readl_rc(pp, PCI_INTERRUPT_LINE, &val);
806 807
	val &= 0xffff00ff;
	val |= 0x00000100;
808
	dw_pcie_writel_rc(pp, val, PCI_INTERRUPT_LINE);
809 810

	/* setup bus numbers */
811
	dw_pcie_readl_rc(pp, PCI_PRIMARY_BUS, &val);
812 813
	val &= 0xff000000;
	val |= 0x00010100;
814
	dw_pcie_writel_rc(pp, val, PCI_PRIMARY_BUS);
815 816 817

	/* setup memory base, memory limit */
	membase = ((u32)pp->mem_base & 0xfff00000) >> 16;
818
	memlimit = (pp->mem_size + (u32)pp->mem_base) & 0xfff00000;
819
	val = memlimit | membase;
820
	dw_pcie_writel_rc(pp, val, PCI_MEMORY_BASE);
821 822

	/* setup command register */
823
	dw_pcie_readl_rc(pp, PCI_COMMAND, &val);
824 825 826
	val &= 0xffff0000;
	val |= PCI_COMMAND_IO | PCI_COMMAND_MEMORY |
		PCI_COMMAND_MASTER | PCI_COMMAND_SERR;
827
	dw_pcie_writel_rc(pp, val, PCI_COMMAND);
828 829 830
}

MODULE_AUTHOR("Jingoo Han <jg1.han@samsung.com>");
831
MODULE_DESCRIPTION("Designware PCIe host controller driver");
832
MODULE_LICENSE("GPL v2");