Skip to content
体验新版
项目
组织
正在加载...
登录
切换导航
打开侧边栏
OpenXiangShan
XiangShan
提交
e5a3f9fd
X
XiangShan
项目概览
OpenXiangShan
/
XiangShan
大约 1 年 前同步成功
通知
1183
Star
3914
Fork
526
代码
文件
提交
分支
Tags
贡献者
分支图
Diff
Issue
0
列表
看板
标记
里程碑
合并请求
0
DevOps
流水线
流水线任务
计划
Wiki
0
Wiki
分析
仓库
DevOps
项目成员
Pages
X
XiangShan
项目概览
项目概览
详情
发布
仓库
仓库
文件
提交
分支
标签
贡献者
分支图
比较
Issue
0
Issue
0
列表
看板
标记
里程碑
合并请求
0
合并请求
0
Pages
DevOps
DevOps
流水线
流水线任务
计划
分析
分析
仓库分析
DevOps
Wiki
0
Wiki
成员
成员
收起侧边栏
关闭侧边栏
动态
分支图
创建新Issue
流水线任务
提交
Issue看板
体验新版 GitCode,发现更多精彩内容 >>
提交
e5a3f9fd
编写于
8月 25, 2019
作者:
Z
Zihao Yu
浏览文件
操作
浏览文件
下载
电子邮件补丁
差异文件
Revert "noop,BRU: move prediction checking to WBU to imporve timing"
This reverts commit
89b7c53e
.
上级
88da9da1
变更
4
隐藏空白更改
内联
并排
Showing
4 changed file
with
2 addition
and
5 deletion
+2
-5
src/main/scala/noop/Bundle.scala
src/main/scala/noop/Bundle.scala
+0
-1
src/main/scala/noop/EXU.scala
src/main/scala/noop/EXU.scala
+0
-1
src/main/scala/noop/WBU.scala
src/main/scala/noop/WBU.scala
+1
-1
src/main/scala/noop/fu/BRU.scala
src/main/scala/noop/fu/BRU.scala
+1
-2
未找到文件。
src/main/scala/noop/Bundle.scala
浏览文件 @
e5a3f9fd
...
...
@@ -52,7 +52,6 @@ class BranchIO extends Bundle {
class
CommitIO
extends
Bundle
with
HasFuType
{
val
pc
=
Output
(
UInt
(
32.
W
))
val
npc
=
Output
(
UInt
(
32.
W
))
val
ctrl
=
new
CtrlPathIO
val
isMMIO
=
Output
(
Bool
())
val
commits
=
Output
(
Vec
(
FuTypeNum
,
new
WriteBackIO
))
...
...
src/main/scala/noop/EXU.scala
浏览文件 @
e5a3f9fd
...
...
@@ -58,7 +58,6 @@ class EXU(implicit val p: NOOPConfig) extends Module with HasFuType {
csr
.
io
.
out
.
ready
:=
true
.
B
io
.
out
.
bits
.
br
<>
Mux
(
csr
.
io
.
csrjmp
.
isTaken
,
csr
.
io
.
csrjmp
,
bru
.
io
.
branch
)
io
.
out
.
bits
.
npc
:=
io
.
in
.
bits
.
npc
io
.
out
.
bits
.
ctrl
:=
DontCare
(
io
.
out
.
bits
.
ctrl
,
io
.
in
.
bits
.
ctrl
)
match
{
case
(
o
,
i
)
=>
...
...
src/main/scala/noop/WBU.scala
浏览文件 @
e5a3f9fd
...
...
@@ -17,7 +17,7 @@ class WBU(implicit val p: NOOPConfig) extends Module {
io
.
in
.
ready
:=
true
.
B
io
.
brOut
<>
io
.
in
.
bits
.
br
io
.
brOut
.
isTaken
:=
io
.
in
.
bits
.
br
.
isTaken
&&
io
.
in
.
valid
&&
(
io
.
in
.
bits
.
br
.
target
=/=
io
.
in
.
bits
.
npc
)
io
.
brOut
.
isTaken
:=
io
.
in
.
bits
.
br
.
isTaken
&&
io
.
in
.
valid
BoringUtils
.
addSource
(
io
.
in
.
valid
,
"perfCntCondMinstret"
)
if
(!
p
.
FPGAPlatform
)
{
...
...
src/main/scala/noop/fu/BRU.scala
浏览文件 @
e5a3f9fd
...
...
@@ -93,8 +93,7 @@ class BRU extends Module with HasBRUOpType {
val
target
=
Mux
(
func
===
BruJalr
||
func
===
BruRet
,
src1
,
io
.
pc
)
+
io
.
offset
io
.
branch
.
target
:=
Mux
(!
taken
&&
isBranch
(
func
),
io
.
pc
+
4.
U
,
target
)
// with branch predictor, this is actually to fix the wrong prediction
// to improve timing, we move the prediction checking to WBU statge
io
.
branch
.
isTaken
:=
valid
io
.
branch
.
isTaken
:=
valid
&&
(
io
.
branch
.
target
=/=
io
.
npc
)
io
.
out
.
bits
:=
io
.
pc
+
4.
U
io
.
in
.
ready
:=
true
.
B
...
...
编辑
预览
Markdown
is supported
0%
请重试
或
添加新附件
.
添加附件
取消
You are about to add
0
people
to the discussion. Proceed with caution.
先完成此消息的编辑!
取消
想要评论请
注册
或
登录