未验证 提交 a8c67a02 编写于 作者: O openharmony_ci 提交者: Gitee

!7091 fix: Modify English field errors

Merge pull request !7091 from 张亚雷/master
......@@ -100,7 +100,7 @@ struct HdmiCntlrOps {
| phyOutputSet | **cntlr**:结构体指针,核心层HDMI控制器<br />**cfg**: 配置信息 | 无 | 无 | 设置物理层配置信息 |
| blackDataSet | **cntlr**:结构体指针,核心层HDMI控制器<br />**enable**: bool,使能/去使能 | 无 | 无 | 设置黑屏 |
| videoMuteEnable | **cntlr**:结构体指针,核心层HDMI控制器<br />**enable**: bool,使能/去使能 | 无 | 无 | 使能/去使能video静音 |
| videoPathSet | **cntlr**:结构体指针,核心层HDMI控制器<br />**attr**:配置信息| 无 | 无 | 设置viedo通路配置信息 |
| videoPathSet | **cntlr**:结构体指针,核心层HDMI控制器<br />**attr**:配置信息| 无 | 无 | 设置video通路配置信息 |
|audioMuteEnable | **cntlr**:结构体指针,核心层HDMI控制器<br />**enable**: bool,使能/去使能 | 无 | 无 | 使能/去使能audio静音 |
| avmuteSet | **cntlr**:结构体指针,核心层HDMI控制器<br />**enable**: bool,使能/去使能| 无 | 无 | 使能/去使能声音图像消隐 |
| ddcTransfer | **cntlr**:结构体指针,核心层HDMI控制器<br />**ddcCfg**:DDC配置参数 |**ddcCfg**:DDC配置参数 |HDF_STATUS相关状态 | 读写DDC数据 |
......@@ -108,9 +108,9 @@ struct HdmiCntlrOps {
| scdcSourceScrambleSet | **cntlr**:结构体指针,核心层HDMI控制器<br />**enable**: bool,使能/去使能 | 无 | HDF_STATUS相关状态 | 使能/去使能source端的加扰 |
| frlEnable | **cntlr**:结构体指针,核心层HDMI控制器<br />**enable**: bool,使能/去使能 | 无 | HDF_STATUS相关状态 | 使能/去使能FRL |
| audioNctsSet | **cntlr**:结构体指针,核心层HDMI控制器<br />**cfg**:N/CTS配置参数 | 无 | HDF_STATUS相关状态 | 设置audio的N/CTS信息 |
| frlTrainingConfigSet | **cntlr**:结构体指针,核心层HDMI控制器<br />**cfg**:FRL Traning配置参数 | 无 | 无| 设置FRL Traning配置信息 |
| frlTrainingStart | **cntlr**:结构体指针,核心层HDMI控制器 | 无 | 无 | 开始FRL Traning流程 |
| frlGetTriningRslt | **cntlr**:结构体指针,核心层HDMI控制器 | **rslt**:FRL Traning结果 | 无 | 获取FRL Traning结果 |
| frlTrainingConfigSet | **cntlr**:结构体指针,核心层HDMI控制器<br />**cfg**:FRL Training配置参数 | 无 | 无| 设置FRL Training配置信息 |
| frlTrainingStart | **cntlr**:结构体指针,核心层HDMI控制器 | 无 | 无 | 开始FRL Training流程 |
| frlGetTriningRslt | **cntlr**:结构体指针,核心层HDMI控制器 | **rslt**:FRL Training结果 | 无 | 获取FRL Training结果 |
| hdcpRegInit | **cntlr**:结构体指针,核心层HDMI控制器 | 无 | 无 | 初始化HDCP流程相关的寄存器 |
|hdcpGenerateAksvAndAn |**cntlr**:结构体指针,核心层HDMI控制器 | 无 | HDF_STATUS相关状态 | HDCP流程中生成aksv和an |
| hdcpOptReg | **cntlr**:结构体指针,核心层HDMI控制器<br />**type**: 操作类型<br />**data**: 寄存器数据<br />**len**: 数据长度 | **data**: 寄存器数据 | HDF_STATUS相关状态 | HDCP流程中读写相关寄存器 |
......@@ -412,4 +412,4 @@ HDMI模块适配的三个环节是配置属性文件,实例化驱动入口以
```
> ![](../public_sys-resources/icon-note.gif) **说明:**<br>
> 所有强制转换获取相应对象的操作前提是在Init函数中具备对应赋值的操作。
\ No newline at end of file
> 所有强制转换获取相应对象的操作前提是在Init函数中具备对应赋值的操作。
......@@ -268,7 +268,7 @@ int32_t I3cTestRequestIbi(void)
}
ret = I3cRequestIbi(i3cHandle, 0x3F, TestI3cIbiFunc, 16);
if (ret != 0) {
HDF_LOGE("%s: Requset IBI failed!", __func__);
HDF_LOGE("%s: Request IBI failed!", __func__);
return -1;
}
......@@ -447,4 +447,4 @@ static int32_t TestCaseI3c(void)
return 0;
}
```
\ No newline at end of file
```
......@@ -188,7 +188,7 @@ UART模块适配HDF框架的三个环节是配置属性文件,实例化驱动
#define UART_STATE_NOT_OPENED 0
#define UART_STATE_OPENING 1
#define UART_STATE_USEABLE 2
#define UART_STATE_SUSPENED 3
#define UART_STATE_SUSPENDED 3
uint32_t flags; // 状态标志
#define UART_FLG_DMA_RX (1 << 0)
#define UART_FLG_DMA_TX (1 << 1)
......
Markdown is supported
0% .
You are about to add 0 people to the discussion. Proceed with caution.
先完成此消息的编辑!
想要评论请 注册