Skip to content
体验新版
项目
组织
正在加载...
登录
切换导航
打开侧边栏
OpenHarmony
Docs
提交
e8e39d72
D
Docs
项目概览
OpenHarmony
/
Docs
1 年多 前同步成功
通知
159
Star
292
Fork
28
代码
文件
提交
分支
Tags
贡献者
分支图
Diff
Issue
0
列表
看板
标记
里程碑
合并请求
0
Wiki
0
Wiki
分析
仓库
DevOps
项目成员
Pages
D
Docs
项目概览
项目概览
详情
发布
仓库
仓库
文件
提交
分支
标签
贡献者
分支图
比较
Issue
0
Issue
0
列表
看板
标记
里程碑
合并请求
0
合并请求
0
Pages
分析
分析
仓库分析
DevOps
Wiki
0
Wiki
成员
成员
收起侧边栏
关闭侧边栏
动态
分支图
创建新Issue
提交
Issue看板
提交
e8e39d72
编写于
7月 25, 2022
作者:
Z
zhangyalei
浏览文件
操作
浏览文件
下载
电子邮件补丁
差异文件
fix: Modify English field errors
Signed-off-by:
N
zhangyalei
<
zhangyalei7@huawei.com
>
上级
d7f3bb1e
变更
3
隐藏空白更改
内联
并排
Showing
3 changed file
with
8 addition
and
8 deletion
+8
-8
zh-cn/device-dev/driver/driver-platform-hdmi-develop.md
zh-cn/device-dev/driver/driver-platform-hdmi-develop.md
+5
-5
zh-cn/device-dev/driver/driver-platform-i3c-des.md
zh-cn/device-dev/driver/driver-platform-i3c-des.md
+2
-2
zh-cn/device-dev/driver/driver-platform-uart-develop.md
zh-cn/device-dev/driver/driver-platform-uart-develop.md
+1
-1
未找到文件。
zh-cn/device-dev/driver/driver-platform-hdmi-develop.md
浏览文件 @
e8e39d72
...
...
@@ -100,7 +100,7 @@ struct HdmiCntlrOps {
| phyOutputSet |
**cntlr**
:结构体指针,核心层HDMI控制器
<br
/>
**cfg**
: 配置信息 | 无 | 无 | 设置物理层配置信息 |
| blackDataSet |
**cntlr**
:结构体指针,核心层HDMI控制器
<br
/>
**enable**
: bool,使能/去使能 | 无 | 无 | 设置黑屏 |
| videoMuteEnable |
**cntlr**
:结构体指针,核心层HDMI控制器
<br
/>
**enable**
: bool,使能/去使能 | 无 | 无 | 使能/去使能video静音 |
| videoPathSet |
**cntlr**
:结构体指针,核心层HDMI控制器
<br
/>
**attr**
:配置信息| 无 | 无 | 设置vi
ed
o通路配置信息 |
| videoPathSet |
**cntlr**
:结构体指针,核心层HDMI控制器
<br
/>
**attr**
:配置信息| 无 | 无 | 设置vi
de
o通路配置信息 |
|audioMuteEnable |
**cntlr**
:结构体指针,核心层HDMI控制器
<br
/>
**enable**
: bool,使能/去使能 | 无 | 无 | 使能/去使能audio静音 |
| avmuteSet |
**cntlr**
:结构体指针,核心层HDMI控制器
<br
/>
**enable**
: bool,使能/去使能| 无 | 无 | 使能/去使能声音图像消隐 |
| ddcTransfer |
**cntlr**
:结构体指针,核心层HDMI控制器
<br
/>
**ddcCfg**
:DDC配置参数 |
**ddcCfg**
:DDC配置参数 |HDF_STATUS相关状态 | 读写DDC数据 |
...
...
@@ -108,9 +108,9 @@ struct HdmiCntlrOps {
| scdcSourceScrambleSet |
**cntlr**
:结构体指针,核心层HDMI控制器
<br
/>
**enable**
: bool,使能/去使能 | 无 | HDF_STATUS相关状态 | 使能/去使能source端的加扰 |
| frlEnable |
**cntlr**
:结构体指针,核心层HDMI控制器
<br
/>
**enable**
: bool,使能/去使能 | 无 | HDF_STATUS相关状态 | 使能/去使能FRL |
| audioNctsSet |
**cntlr**
:结构体指针,核心层HDMI控制器
<br
/>
**cfg**
:N/CTS配置参数 | 无 | HDF_STATUS相关状态 | 设置audio的N/CTS信息 |
| frlTrainingConfigSet |
**cntlr**
:结构体指针,核心层HDMI控制器
<br
/>
**cfg**
:FRL Tra
ning配置参数 | 无 | 无| 设置FRL Tra
ning配置信息 |
| frlTrainingStart |
**cntlr**
:结构体指针,核心层HDMI控制器 | 无 | 无 | 开始FRL Traning流程 |
| frlGetTriningRslt |
**cntlr**
:结构体指针,核心层HDMI控制器 |
**rslt**
:FRL Tra
ning结果 | 无 | 获取FRL Tra
ning结果 |
| frlTrainingConfigSet |
**cntlr**
:结构体指针,核心层HDMI控制器
<br
/>
**cfg**
:FRL Tra
ining配置参数 | 无 | 无| 设置FRL Trai
ning配置信息 |
| frlTrainingStart |
**cntlr**
:结构体指针,核心层HDMI控制器 | 无 | 无 | 开始FRL Tra
i
ning流程 |
| frlGetTriningRslt |
**cntlr**
:结构体指针,核心层HDMI控制器 |
**rslt**
:FRL Tra
ining结果 | 无 | 获取FRL Trai
ning结果 |
| hdcpRegInit |
**cntlr**
:结构体指针,核心层HDMI控制器 | 无 | 无 | 初始化HDCP流程相关的寄存器 |
|hdcpGenerateAksvAndAn |
**cntlr**
:结构体指针,核心层HDMI控制器 | 无 | HDF_STATUS相关状态 | HDCP流程中生成aksv和an |
| hdcpOptReg |
**cntlr**
:结构体指针,核心层HDMI控制器
<br
/>
**type**
: 操作类型
<br
/>
**data**
: 寄存器数据
<br
/>
**len**
: 数据长度 |
**data**
: 寄存器数据 | HDF_STATUS相关状态 | HDCP流程中读写相关寄存器 |
...
...
@@ -412,4 +412,4 @@ HDMI模块适配的三个环节是配置属性文件,实例化驱动入口以
```
>  **说明:**<br>
> 所有强制转换获取相应对象的操作前提是在Init函数中具备对应赋值的操作。
\ No newline at end of file
> 所有强制转换获取相应对象的操作前提是在Init函数中具备对应赋值的操作。
zh-cn/device-dev/driver/driver-platform-i3c-des.md
浏览文件 @
e8e39d72
...
...
@@ -268,7 +268,7 @@ int32_t I3cTestRequestIbi(void)
}
ret
=
I3cRequestIbi
(
i3cHandle
,
0x3F
,
TestI3cIbiFunc
,
16
);
if
(
ret
!=
0
)
{
HDF_LOGE
(
"%s: Requ
se
t IBI failed!"
,
__func__
);
HDF_LOGE
(
"%s: Requ
es
t IBI failed!"
,
__func__
);
return
-
1
;
}
...
...
@@ -447,4 +447,4 @@ static int32_t TestCaseI3c(void)
return
0
;
}
```
\ No newline at end of file
```
zh-cn/device-dev/driver/driver-platform-uart-develop.md
浏览文件 @
e8e39d72
...
...
@@ -188,7 +188,7 @@ UART模块适配HDF框架的三个环节是配置属性文件,实例化驱动
#define UART_STATE_NOT_OPENED 0
#define UART_STATE_OPENING 1
#define UART_STATE_USEABLE 2
#define UART_STATE_SUSPEN
ED
3
#define UART_STATE_SUSPEN
DED
3
uint32_t flags; // 状态标志
#define UART_FLG_DMA_RX (1 << 0)
#define UART_FLG_DMA_TX (1 << 1)
...
...
编辑
预览
Markdown
is supported
0%
请重试
或
添加新附件
.
添加附件
取消
You are about to add
0
people
to the discussion. Proceed with caution.
先完成此消息的编辑!
取消
想要评论请
注册
或
登录