- 09 12月, 2022 1 次提交
-
-
由 Yaochenger 提交于
* add core-v-mcu bsp * 规范bsp格式 添加readme * 修改readme Co-authored-by: 1516081466@qq.com <ws051000>
-
- 08 12月, 2022 3 次提交
- 07 12月, 2022 10 次提交
-
-
由 Rbb666 提交于
-
由 Rbb666 提交于
-
由 Yohozzy 提交于
-
由 mysterywolf 提交于
* [tools][musl] add scons --exec-prefix= 用于设置编译工具的前缀 可以通过如下命令在qemu直接调用musl工具链: scons --exec-path=C:\xxx\arm-linux-musleabi_for_i686-w64-mingw32\bin --exec-prefix=arm-linux-musleabi- * comment out GenCconfigFile * 解决部分env变量提前预载之后重载变量的问题
-
由 sheltonyu 提交于
* 1.407/437 uart2 pins change to pd5/pd6. 2.uart and spi drivers support dma * [bsp/at32] remove #ifndef
-
由 还_没_想_好 提交于
-
由 guozhanxin 提交于
-
由 guozhanxin 提交于
-
由 Nameless-Y 提交于
-
由 liYangYang 提交于
* [STM32][SPI]优化APBx时钟配置代码
-
- 06 12月, 2022 11 次提交
- 05 12月, 2022 1 次提交
-
-
由 liYangYang 提交于
-
- 04 12月, 2022 1 次提交
-
-
由 bernard 提交于
-
- 03 12月, 2022 2 次提交
-
-
由 guo 提交于
* Synchronize the code of the rt mart branch to the master branch. * TTY device * Add lwP code from rt-smart * Add vnode in DFS, but DFS will be re-write for rt-smart * There are three libcpu for rt-smart: * arm/cortex-a, arm/aarch64 * riscv64 Co-authored-by: NRbb666 <zhangbingru@rt-thread.com> Co-authored-by: Nzhkag <zhkag@foxmail.com>
-
由 linshire 提交于
-
- 02 12月, 2022 1 次提交
-
-
由 Rbb666 提交于
-
- 01 12月, 2022 2 次提交
-
-
由 Thomas_Fly 提交于
-
由 mysterywolf 提交于
默认为project.xx 与原来保持一致 相关:https://club.rt-thread.org/ask/article/f998b21633f90916.html
-
- 30 11月, 2022 2 次提交
-
-
由 zhkag 提交于
-
由 杨熙 提交于
* [bsp][lpc55sxx] add support of LPC5528/LPC55S28 1. add .ignore_format 2. add support of LPC55S28 3. fix LPC55S69 keil comiple error 3. refine README * [bsp][lpc55sxx] 1. remove cmake file 2. formating code using rt-thread formating tools 3. CMSIS folder -> ../ * [bsp][lpc55s69] - add IAR support(IAR version: 9.30.1)
-
- 28 11月, 2022 2 次提交
-
-
由 Thomas_Fly 提交于
Signed-off-by: supperthomas <78900636@qq.com>
-
由 yandld 提交于
update NXP SDK to 2_12_0
-
- 27 11月, 2022 2 次提交
-
-
由 Bernard Xiong 提交于
[bsp] faster startup for cortex-a
-
由 linshire 提交于
* 添加了硬件spi驱动
-
- 25 11月, 2022 1 次提交
-
-
由 xiaoguang_ma 提交于
If the application defines dozens of global variables, the speed of clearing the bss segment will be slower. Because icache can be enabled before the mmu enabled. Therefore, in order to speed up the process of clearing the BSS segment, enable icache needs to be put ahead.
-
- 24 11月, 2022 1 次提交
-
-
由 ccx-lan 提交于
* fix bug on spi driver * [gd32] fix bugs on spi driver
-