Skip to content
体验新版
项目
组织
正在加载...
登录
切换导航
打开侧边栏
SummerGao.
rt-thread
提交
9c440225
R
rt-thread
项目概览
SummerGao.
/
rt-thread
与 Fork 源项目一致
Fork自
RT-Thread / rt-thread
通知
1
Star
0
Fork
0
代码
文件
提交
分支
Tags
贡献者
分支图
Diff
Issue
0
列表
看板
标记
里程碑
合并请求
0
DevOps
流水线
流水线任务
计划
Wiki
0
Wiki
分析
仓库
DevOps
项目成员
Pages
R
rt-thread
项目概览
项目概览
详情
发布
仓库
仓库
文件
提交
分支
标签
贡献者
分支图
比较
Issue
0
Issue
0
列表
看板
标记
里程碑
合并请求
0
合并请求
0
Pages
DevOps
DevOps
流水线
流水线任务
计划
分析
分析
仓库分析
DevOps
Wiki
0
Wiki
成员
成员
收起侧边栏
关闭侧边栏
动态
分支图
创建新Issue
流水线任务
提交
Issue看板
体验新版 GitCode,发现更多精彩内容 >>
提交
9c440225
编写于
6月 15, 2017
作者:
B
Bernard Xiong
提交者:
GitHub
6月 15, 2017
浏览文件
操作
浏览文件
下载
差异文件
Merge pull request #748 from TanekLiang/master
[bsp] update RCC initial for system
上级
dd6454d8
761a793a
变更
1
隐藏空白更改
内联
并排
Showing
1 changed file
with
19 addition
and
26 deletion
+19
-26
bsp/stm32l072/board/board.c
bsp/stm32l072/board/board.c
+19
-26
未找到文件。
bsp/stm32l072/board/board.c
浏览文件 @
9c440225
...
...
@@ -40,20 +40,6 @@ void NVIC_Configuration(void)
// NVIC_PriorityGroupConfig(NVIC_PriorityGroup_2);
}
/**
* @brief Inserts a delay time.
* @param nCount: specifies the delay time length.
* @retval None
*/
static
void
Delay
(
__IO
uint32_t
nCount
)
{
/* Decrement nCount value */
while
(
nCount
!=
0
)
{
nCount
--
;
}
}
/**
* This RCC initial for system.
* use HSE clock source
...
...
@@ -63,32 +49,39 @@ static void Delay(__IO uint32_t nCount)
*/
static
void
RCC_Configuration
(
void
)
{
RCC_OscInitTypeDef
OscInit
;
RCC_ClkInitTypeDef
ClkInit
=
{
0
};
RCC_OscInitTypeDef
OscInit
=
{
0
};
HAL_RCC_DeInit
();
/* Enable HSI Oscillator and Activate PLL with HSI as source */
OscInit
.
OscillatorType
=
RCC_OSCILLATORTYPE_HSI
;
OscInit
.
HSIState
=
RCC_HSI_ON
;
OscInit
.
HSICalibrationValue
=
RCC_HSICALIBRATION_DEFAULT
;
OscInit
.
PLL
.
PLLState
=
RCC_PLL_ON
;
OscInit
.
PLL
.
PLLDIV
=
RCC_PLLDIV_2
;
OscInit
.
PLL
.
PLLMUL
=
RCC_PLLMUL_4
;
OscInit
.
PLL
.
PLLSource
=
RCC_PLLSOURCE_HSI
;
HAL_RCC_OscConfig
(
&
OscInit
);
if
(
HAL_RCC_OscConfig
(
&
OscInit
)
!=
HAL_OK
)
{
RT_ASSERT
(
RT_NULL
);
}
RCC_ClkInitTypeDef
ClkInit
;
/* Select PLL as system clock source and configure the HCLK, PCLK1 and PCLK2
clocks dividers */
ClkInit
.
ClockType
=
RCC_CLOCKTYPE_SYSCLK
|
RCC_CLOCKTYPE_HCLK
|
RCC_CLOCKTYPE_PCLK1
|
RCC_CLOCKTYPE_PCLK2
;
ClkInit
.
SYSCLKSource
=
RCC_SYSCLKSOURCE_PLLCLK
;
ClkInit
.
AHBCLKDivider
=
0
;
ClkInit
.
APB1CLKDivider
=
0
;
ClkInit
.
APB2CLKDivider
=
0
;
HAL_RCC_ClockConfig
(
&
ClkInit
,
1
);
Delay
(
0x3FFFF
);
/* Update SystemCoreClock value from RCC configure */
SystemCoreClockUpdate
();
ClkInit
.
AHBCLKDivider
=
RCC_SYSCLK_DIV1
;
ClkInit
.
APB1CLKDivider
=
RCC_HCLK_DIV1
;
ClkInit
.
APB2CLKDivider
=
RCC_HCLK_DIV1
;
if
(
HAL_RCC_ClockConfig
(
&
ClkInit
,
FLASH_LATENCY_1
)
!=
HAL_OK
)
{
RT_ASSERT
(
RT_NULL
);
}
}
#ifdef PRINT_RCC_FREQ_INFO
...
...
编辑
预览
Markdown
is supported
0%
请重试
或
添加新附件
.
添加附件
取消
You are about to add
0
people
to the discussion. Proceed with caution.
先完成此消息的编辑!
取消
想要评论请
注册
或
登录