Skip to content
体验新版
项目
组织
正在加载...
登录
切换导航
打开侧边栏
OS
U-Boot.Mirror
提交
098d8584
U
U-Boot.Mirror
项目概览
OS
/
U-Boot.Mirror
通知
1
Star
0
Fork
0
代码
文件
提交
分支
Tags
贡献者
分支图
Diff
Issue
0
列表
看板
标记
里程碑
合并请求
0
DevOps
流水线
流水线任务
计划
Wiki
0
Wiki
分析
仓库
DevOps
项目成员
Pages
U
U-Boot.Mirror
项目概览
项目概览
详情
发布
仓库
仓库
文件
提交
分支
标签
贡献者
分支图
比较
Issue
0
Issue
0
列表
看板
标记
里程碑
合并请求
0
合并请求
0
Pages
DevOps
DevOps
流水线
流水线任务
计划
分析
分析
仓库分析
DevOps
Wiki
0
Wiki
成员
成员
收起侧边栏
关闭侧边栏
动态
分支图
创建新Issue
流水线任务
提交
Issue看板
体验新版 GitCode,发现更多精彩内容 >>
提交
098d8584
编写于
6月 01, 2015
作者:
B
Bhuvanchandra DV
提交者:
Stefano Babic
6月 08, 2015
浏览文件
操作
浏览文件
下载
电子邮件补丁
差异文件
arm: vf610: Add clock support for DSPI
Signed-off-by:
N
Bhuvanchandra DV
<
bhuvanchandra.dv@toradex.com
>
上级
30748d81
变更
3
隐藏空白更改
内联
并排
Showing
3 changed file
with
12 addition
and
0 deletion
+12
-0
arch/arm/cpu/armv7/vf610/generic.c
arch/arm/cpu/armv7/vf610/generic.c
+7
-0
arch/arm/include/asm/arch-vf610/clock.h
arch/arm/include/asm/arch-vf610/clock.h
+1
-0
arch/arm/include/asm/arch-vf610/crm_regs.h
arch/arm/include/asm/arch-vf610/crm_regs.h
+4
-0
未找到文件。
arch/arm/cpu/armv7/vf610/generic.c
浏览文件 @
098d8584
...
...
@@ -198,6 +198,11 @@ static u32 get_i2c_clk(void)
return
get_ipg_clk
();
}
static
u32
get_dspi_clk
(
void
)
{
return
get_ipg_clk
();
}
unsigned
int
mxc_get_clock
(
enum
mxc_clock
clk
)
{
switch
(
clk
)
{
...
...
@@ -215,6 +220,8 @@ unsigned int mxc_get_clock(enum mxc_clock clk)
return
get_fec_clk
();
case
MXC_I2C_CLK
:
return
get_i2c_clk
();
case
MXC_DSPI_CLK
:
return
get_dspi_clk
();
default:
break
;
}
...
...
arch/arm/include/asm/arch-vf610/clock.h
浏览文件 @
098d8584
...
...
@@ -17,6 +17,7 @@ enum mxc_clock {
MXC_ESDHC_CLK
,
MXC_FEC_CLK
,
MXC_I2C_CLK
,
MXC_DSPI_CLK
,
};
void
enable_ocotp_clk
(
unsigned
char
enable
);
...
...
arch/arm/include/asm/arch-vf610/crm_regs.h
浏览文件 @
098d8584
...
...
@@ -189,6 +189,8 @@ struct anadig_reg {
#define CCM_REG_CTRL_MASK 0xffffffff
#define CCM_CCGR0_UART0_CTRL_MASK (0x3 << 14)
#define CCM_CCGR0_UART1_CTRL_MASK (0x3 << 16)
#define CCM_CCGR0_DSPI0_CTRL_MASK (0x3 << 24)
#define CCM_CCGR0_DSPI1_CTRL_MASK (0x3 << 26)
#define CCM_CCGR1_USBC0_CTRL_MASK (0x3 << 8)
#define CCM_CCGR1_PIT_CTRL_MASK (0x3 << 14)
#define CCM_CCGR1_WDOGA5_CTRL_MASK (0x3 << 28)
...
...
@@ -206,6 +208,8 @@ struct anadig_reg {
#define CCM_CCGR4_GPC_CTRL_MASK (0x3 << 24)
#define CCM_CCGR4_I2C0_CTRL_MASK (0x3 << 12)
#define CCM_CCGR6_OCOTP_CTRL_MASK (0x3 << 10)
#define CCM_CCGR6_DSPI2_CTRL_MASK (0x3 << 24)
#define CCM_CCGR6_DSPI3_CTRL_MASK (0x3 << 26)
#define CCM_CCGR6_DDRMC_CTRL_MASK (0x3 << 28)
#define CCM_CCGR7_SDHC1_CTRL_MASK (0x3 << 4)
#define CCM_CCGR7_USBC1_CTRL_MASK (0x3 << 8)
...
...
编辑
预览
Markdown
is supported
0%
请重试
或
添加新附件
.
添加附件
取消
You are about to add
0
people
to the discussion. Proceed with caution.
先完成此消息的编辑!
取消
想要评论请
注册
或
登录