Skip to content
体验新版
项目
组织
正在加载...
登录
切换导航
打开侧边栏
OpenHarmony
kernel_linux
提交
2c67912c
K
kernel_linux
项目概览
OpenHarmony
/
kernel_linux
上一次同步 3 年多
通知
13
Star
8
Fork
2
代码
文件
提交
分支
Tags
贡献者
分支图
Diff
Issue
0
列表
看板
标记
里程碑
合并请求
0
DevOps
流水线
流水线任务
计划
Wiki
0
Wiki
分析
仓库
DevOps
项目成员
Pages
K
kernel_linux
项目概览
项目概览
详情
发布
仓库
仓库
文件
提交
分支
标签
贡献者
分支图
比较
Issue
0
Issue
0
列表
看板
标记
里程碑
合并请求
0
合并请求
0
Pages
DevOps
DevOps
流水线
流水线任务
计划
分析
分析
仓库分析
DevOps
Wiki
0
Wiki
成员
成员
收起侧边栏
关闭侧边栏
动态
分支图
创建新Issue
流水线任务
提交
Issue看板
提交
2c67912c
编写于
4月 09, 2013
作者:
A
Alex Deucher
浏览文件
操作
浏览文件
下载
电子邮件补丁
差异文件
drm/radeon: add get_xclk() callback for CIK
Signed-off-by:
N
Alex Deucher
<
alexander.deucher@amd.com
>
上级
1d5d0c34
变更
3
隐藏空白更改
内联
并排
Showing
3 changed file
with
30 addition
and
0 deletion
+30
-0
drivers/gpu/drm/radeon/cik.c
drivers/gpu/drm/radeon/cik.c
+22
-0
drivers/gpu/drm/radeon/cikd.h
drivers/gpu/drm/radeon/cikd.h
+7
-0
drivers/gpu/drm/radeon/radeon_asic.h
drivers/gpu/drm/radeon/radeon_asic.h
+1
-0
未找到文件。
drivers/gpu/drm/radeon/cik.c
浏览文件 @
2c67912c
...
...
@@ -78,6 +78,28 @@ extern void si_rlc_fini(struct radeon_device *rdev);
extern
int
si_rlc_init
(
struct
radeon_device
*
rdev
);
static
void
cik_rlc_stop
(
struct
radeon_device
*
rdev
);
/**
* cik_get_xclk - get the xclk
*
* @rdev: radeon_device pointer
*
* Returns the reference clock used by the gfx engine
* (CIK).
*/
u32
cik_get_xclk
(
struct
radeon_device
*
rdev
)
{
u32
reference_clock
=
rdev
->
clock
.
spll
.
reference_freq
;
if
(
rdev
->
flags
&
RADEON_IS_IGP
)
{
if
(
RREG32_SMC
(
GENERAL_PWRMGT
)
&
GPU_COUNTER_CLK
)
return
reference_clock
/
2
;
}
else
{
if
(
RREG32_SMC
(
CG_CLKPIN_CNTL
)
&
XTALIN_DIVIDE
)
return
reference_clock
/
4
;
}
return
reference_clock
;
}
#define BONAIRE_IO_MC_REGS_SIZE 36
static
const
u32
bonaire_io_mc_regs
[
BONAIRE_IO_MC_REGS_SIZE
][
2
]
=
...
...
drivers/gpu/drm/radeon/cikd.h
浏览文件 @
2c67912c
...
...
@@ -28,6 +28,13 @@
#define CIK_RB_BITMAP_WIDTH_PER_SH 2
/* SMC IND registers */
#define GENERAL_PWRMGT 0xC0200000
# define GPU_COUNTER_CLK (1 << 15)
#define CG_CLKPIN_CNTL 0xC05001A0
# define XTALIN_DIVIDE (1 << 1)
#define VGA_HDP_CONTROL 0x328
#define VGA_MEMORY_DISABLE (1 << 4)
...
...
drivers/gpu/drm/radeon/radeon_asic.h
浏览文件 @
2c67912c
...
...
@@ -557,5 +557,6 @@ int si_set_uvd_clocks(struct radeon_device *rdev, u32 vclk, u32 dclk);
* cik
*/
uint64_t
cik_get_gpu_clock_counter
(
struct
radeon_device
*
rdev
);
u32
cik_get_xclk
(
struct
radeon_device
*
rdev
);
#endif
编辑
预览
Markdown
is supported
0%
请重试
或
添加新附件
.
添加附件
取消
You are about to add
0
people
to the discussion. Proceed with caution.
先完成此消息的编辑!
取消
想要评论请
注册
或
登录