Skip to content
体验新版
项目
组织
正在加载...
登录
切换导航
打开侧边栏
OpenHarmony
kernel_linux
提交
1ac7b528
K
kernel_linux
项目概览
OpenHarmony
/
kernel_linux
上一次同步 大约 4 年
通知
14
Star
8
Fork
2
代码
文件
提交
分支
Tags
贡献者
分支图
Diff
Issue
0
列表
看板
标记
里程碑
合并请求
0
DevOps
流水线
流水线任务
计划
Wiki
0
Wiki
分析
仓库
DevOps
项目成员
Pages
K
kernel_linux
项目概览
项目概览
详情
发布
仓库
仓库
文件
提交
分支
标签
贡献者
分支图
比较
Issue
0
Issue
0
列表
看板
标记
里程碑
合并请求
0
合并请求
0
Pages
DevOps
DevOps
流水线
流水线任务
计划
分析
分析
仓库分析
DevOps
Wiki
0
Wiki
成员
成员
收起侧边栏
关闭侧边栏
动态
分支图
创建新Issue
流水线任务
提交
Issue看板
提交
1ac7b528
编写于
8月 04, 2010
作者:
B
Ben Skeggs
浏览文件
操作
浏览文件
下载
电子邮件补丁
差异文件
drm/nvc0: implement crtc pll setting
Signed-off-by:
N
Ben Skeggs
<
bskeggs@redhat.com
>
上级
0165d15d
变更
2
隐藏空白更改
内联
并排
Showing
2 changed file
with
21 addition
and
4 deletion
+21
-4
drivers/gpu/drm/nouveau/nouveau_bios.c
drivers/gpu/drm/nouveau/nouveau_bios.c
+1
-1
drivers/gpu/drm/nouveau/nv50_crtc.c
drivers/gpu/drm/nouveau/nv50_crtc.c
+20
-3
未找到文件。
drivers/gpu/drm/nouveau/nouveau_bios.c
浏览文件 @
1ac7b528
...
@@ -4828,7 +4828,7 @@ int get_pll_limits(struct drm_device *dev, uint32_t limit_match, struct pll_lims
...
@@ -4828,7 +4828,7 @@ int get_pll_limits(struct drm_device *dev, uint32_t limit_match, struct pll_lims
pll_lim
->
min_p
=
record
[
12
];
pll_lim
->
min_p
=
record
[
12
];
pll_lim
->
max_p
=
record
[
13
];
pll_lim
->
max_p
=
record
[
13
];
/* where did this go to?? */
/* where did this go to?? */
if
(
limit_match
==
0x00614100
||
limit_match
==
0x0061490
0
)
if
(
(
entry
[
0
]
&
0xf0
)
==
0x8
0
)
pll_lim
->
refclk
=
27000
;
pll_lim
->
refclk
=
27000
;
else
else
pll_lim
->
refclk
=
100000
;
pll_lim
->
refclk
=
100000
;
...
...
drivers/gpu/drm/nouveau/nv50_crtc.c
浏览文件 @
1ac7b528
...
@@ -264,11 +264,16 @@ nv50_crtc_set_scale(struct nouveau_crtc *nv_crtc, int scaling_mode, bool update)
...
@@ -264,11 +264,16 @@ nv50_crtc_set_scale(struct nouveau_crtc *nv_crtc, int scaling_mode, bool update)
int
int
nv50_crtc_set_clock
(
struct
drm_device
*
dev
,
int
head
,
int
pclk
)
nv50_crtc_set_clock
(
struct
drm_device
*
dev
,
int
head
,
int
pclk
)
{
{
uint32_t
reg
=
NV50_PDISPLAY_CRTC_CLK_CTRL1
(
head
)
;
struct
drm_nouveau_private
*
dev_priv
=
dev
->
dev_private
;
struct
pll_lims
pll
;
struct
pll_lims
pll
;
uint32_t
reg1
,
reg2
;
uint32_t
reg
,
reg
1
,
reg2
;
int
ret
,
N1
,
M1
,
N2
,
M2
,
P
;
int
ret
,
N1
,
M1
,
N2
,
M2
,
P
;
if
(
dev_priv
->
chipset
<
NV_C0
)
reg
=
NV50_PDISPLAY_CRTC_CLK_CTRL1
(
head
);
else
reg
=
0x614140
+
(
head
*
0x800
);
ret
=
get_pll_limits
(
dev
,
reg
,
&
pll
);
ret
=
get_pll_limits
(
dev
,
reg
,
&
pll
);
if
(
ret
)
if
(
ret
)
return
ret
;
return
ret
;
...
@@ -286,7 +291,8 @@ nv50_crtc_set_clock(struct drm_device *dev, int head, int pclk)
...
@@ -286,7 +291,8 @@ nv50_crtc_set_clock(struct drm_device *dev, int head, int pclk)
nv_wr32
(
dev
,
reg
,
0x10000611
);
nv_wr32
(
dev
,
reg
,
0x10000611
);
nv_wr32
(
dev
,
reg
+
4
,
reg1
|
(
M1
<<
16
)
|
N1
);
nv_wr32
(
dev
,
reg
+
4
,
reg1
|
(
M1
<<
16
)
|
N1
);
nv_wr32
(
dev
,
reg
+
8
,
reg2
|
(
P
<<
28
)
|
(
M2
<<
16
)
|
N2
);
nv_wr32
(
dev
,
reg
+
8
,
reg2
|
(
P
<<
28
)
|
(
M2
<<
16
)
|
N2
);
}
else
{
}
else
if
(
dev_priv
->
chipset
<
NV_C0
)
{
ret
=
nv50_calc_pll2
(
dev
,
&
pll
,
pclk
,
&
N1
,
&
N2
,
&
M1
,
&
P
);
ret
=
nv50_calc_pll2
(
dev
,
&
pll
,
pclk
,
&
N1
,
&
N2
,
&
M1
,
&
P
);
if
(
ret
<=
0
)
if
(
ret
<=
0
)
return
0
;
return
0
;
...
@@ -298,6 +304,17 @@ nv50_crtc_set_clock(struct drm_device *dev, int head, int pclk)
...
@@ -298,6 +304,17 @@ nv50_crtc_set_clock(struct drm_device *dev, int head, int pclk)
nv_wr32
(
dev
,
reg
,
0x50000610
);
nv_wr32
(
dev
,
reg
,
0x50000610
);
nv_wr32
(
dev
,
reg
+
4
,
reg1
|
(
P
<<
16
)
|
(
M1
<<
8
)
|
N1
);
nv_wr32
(
dev
,
reg
+
4
,
reg1
|
(
P
<<
16
)
|
(
M1
<<
8
)
|
N1
);
nv_wr32
(
dev
,
reg
+
8
,
N2
);
nv_wr32
(
dev
,
reg
+
8
,
N2
);
}
else
{
ret
=
nv50_calc_pll2
(
dev
,
&
pll
,
pclk
,
&
N1
,
&
N2
,
&
M1
,
&
P
);
if
(
ret
<=
0
)
return
0
;
NV_DEBUG
(
dev
,
"pclk %d out %d N %d fN 0x%04x M %d P %d
\n
"
,
pclk
,
ret
,
N1
,
N2
,
M1
,
P
);
nv_mask
(
dev
,
reg
+
0x0c
,
0x00000000
,
0x00000100
);
nv_wr32
(
dev
,
reg
+
0x04
,
(
P
<<
16
)
|
(
N1
<<
8
)
|
M1
);
nv_wr32
(
dev
,
reg
+
0x10
,
N2
<<
16
);
}
}
return
0
;
return
0
;
...
...
编辑
预览
Markdown
is supported
0%
请重试
或
添加新附件
.
添加附件
取消
You are about to add
0
people
to the discussion. Proceed with caution.
先完成此消息的编辑!
取消
想要评论请
注册
或
登录