Skip to content
体验新版
项目
组织
正在加载...
登录
切换导航
打开侧边栏
openeuler
raspberrypi-kernel
提交
1c0d20cd
R
raspberrypi-kernel
项目概览
openeuler
/
raspberrypi-kernel
通知
13
Star
1
Fork
0
代码
文件
提交
分支
Tags
贡献者
分支图
Diff
Issue
0
列表
看板
标记
里程碑
合并请求
0
Wiki
0
Wiki
分析
仓库
DevOps
项目成员
Pages
R
raspberrypi-kernel
项目概览
项目概览
详情
发布
仓库
仓库
文件
提交
分支
标签
贡献者
分支图
比较
Issue
0
Issue
0
列表
看板
标记
里程碑
合并请求
0
合并请求
0
Pages
分析
分析
仓库分析
DevOps
Wiki
0
Wiki
成员
成员
收起侧边栏
关闭侧边栏
动态
分支图
创建新Issue
提交
Issue看板
提交
1c0d20cd
编写于
7月 15, 2008
作者:
B
Bryan Wu
浏览文件
操作
浏览文件
下载
电子邮件补丁
差异文件
Blackfin arch: add TXDWA definition to enable new feature
Signed-off-by:
N
Bryan Wu
<
cooloney@kernel.org
>
上级
c71b4783
变更
3
隐藏空白更改
内联
并排
Showing
3 changed file
with
4 addition
and
0 deletion
+4
-0
include/asm-blackfin/mach-bf527/anomaly.h
include/asm-blackfin/mach-bf527/anomaly.h
+2
-0
include/asm-blackfin/mach-bf527/defBF527.h
include/asm-blackfin/mach-bf527/defBF527.h
+1
-0
include/asm-blackfin/mach-bf537/defBF537.h
include/asm-blackfin/mach-bf537/defBF537.h
+1
-0
未找到文件。
include/asm-blackfin/mach-bf527/anomaly.h
浏览文件 @
1c0d20cd
...
...
@@ -23,6 +23,8 @@
#define ANOMALY_05000245 (1)
/* Sensitivity To Noise with Slow Input Edge Rates on External SPORT TX and RX Clocks */
#define ANOMALY_05000265 (1)
/* New Feature: EMAC TX DMA Word Alignment */
#define ANOMALY_05000285 (1)
/* Errors when SSYNC, CSYNC, or Loads to LT, LB and LC Registers Are Interrupted */
#define ANOMALY_05000312 (1)
/* Incorrect Access of OTP_STATUS During otp_write() Function */
...
...
include/asm-blackfin/mach-bf527/defBF527.h
浏览文件 @
1c0d20cd
...
...
@@ -302,6 +302,7 @@
#define PHYIE 0x00000001
/* PHY_INT Interrupt Enable */
#define RXDWA 0x00000002
/* Receive Frame DMA Word Alignment (Odd/Even*) */
#define RXCKS 0x00000004
/* Enable RX Frame TCP/UDP Checksum Computation */
#define TXDWA 0x00000010
/* Transmit Frame DMA Word Alignment (Odd/Even*) */
#define MDCDIV 0x00003F00
/* SCLK:MDC Clock Divisor [MDC=SCLK/(2*(N+1))] */
#define SET_MDCDIV(x) (((x)&0x3F)<< 8)
/* Set MDC Clock Divisor */
...
...
include/asm-blackfin/mach-bf537/defBF537.h
浏览文件 @
1c0d20cd
...
...
@@ -290,6 +290,7 @@
#define PHYIE 0x00000001
/* PHY_INT Interrupt Enable */
#define RXDWA 0x00000002
/* Receive Frame DMA Word Alignment (Odd/Even*) */
#define RXCKS 0x00000004
/* Enable RX Frame TCP/UDP Checksum Computation */
#define TXDWA 0x00000010
/* Transmit Frame DMA Word Alignment (Odd/Even*) */
#define MDCDIV 0x00003F00
/* SCLK:MDC Clock Divisor [MDC=SCLK/(2*(N+1))] */
#define SET_MDCDIV(x) (((x)&0x3F)<< 8)
/* Set MDC Clock Divisor */
...
...
编辑
预览
Markdown
is supported
0%
请重试
或
添加新附件
.
添加附件
取消
You are about to add
0
people
to the discussion. Proceed with caution.
先完成此消息的编辑!
取消
想要评论请
注册
或
登录