Skip to content
体验新版
项目
组织
正在加载...
登录
切换导航
打开侧边栏
openeuler
raspberrypi-kernel
提交
05822c83
R
raspberrypi-kernel
项目概览
openeuler
/
raspberrypi-kernel
通知
13
Star
1
Fork
0
代码
文件
提交
分支
Tags
贡献者
分支图
Diff
Issue
0
列表
看板
标记
里程碑
合并请求
0
Wiki
0
Wiki
分析
仓库
DevOps
项目成员
Pages
R
raspberrypi-kernel
项目概览
项目概览
详情
发布
仓库
仓库
文件
提交
分支
标签
贡献者
分支图
比较
Issue
0
Issue
0
列表
看板
标记
里程碑
合并请求
0
合并请求
0
Pages
分析
分析
仓库分析
DevOps
Wiki
0
Wiki
成员
成员
收起侧边栏
关闭侧边栏
动态
分支图
创建新Issue
提交
Issue看板
提交
05822c83
编写于
9月 20, 2011
作者:
S
Sascha Hauer
浏览文件
操作
浏览文件
下载
电子邮件补丁
差异文件
ARM i.MX entry-macro.S: remove now unused code
Signed-off-by:
N
Sascha Hauer
<
s.hauer@pengutronix.de
>
上级
ffa2ea3f
变更
1
隐藏空白更改
内联
并排
Showing
1 changed file
with
1 addition
and
57 deletion
+1
-57
arch/arm/plat-mxc/include/mach/entry-macro.S
arch/arm/plat-mxc/include/mach/entry-macro.S
+1
-57
未找到文件。
arch/arm/plat-mxc/include/mach/entry-macro.S
浏览文件 @
05822c83
...
...
@@ -9,72 +9,16 @@
*
published
by
the
Free
Software
Foundation
.
*/
#include <mach/hardware.h>
/*
Unused
,
we
use
CONFIG_MULTI_IRQ_HANDLER
*/
#define AVIC_NIMASK 0x04
@
this
macro
disables
fast
irq
(
not
implemented
)
.
macro
disable_fiq
.
endm
.
macro
get_irqnr_preamble
,
base
,
tmp
#ifndef CONFIG_MXC_TZIC
ldr
\
base
,
=
avic_base
ldr
\
base
,
[
\
base
]
#ifdef CONFIG_MXC_IRQ_PRIOR
ldr
r4
,
[
\
base
,
#
AVIC_NIMASK
]
#endif
#elif defined CONFIG_MXC_TZIC
ldr
\
base
,
=
tzic_base
ldr
\
base
,
[
\
base
]
#endif /* CONFIG_MXC_TZIC */
.
endm
.
macro
arch_ret_to_user
,
tmp1
,
tmp2
.
endm
@
this
macro
checks
which
interrupt
occurred
@
and
returns
its
number
in
irqnr
@
and
returns
if
an
interrupt
occurred
in
irqstat
.
macro
get_irqnr_and_base
,
irqnr
,
irqstat
,
base
,
tmp
#ifndef CONFIG_MXC_TZIC
@
Load
offset
&
priority
of
the
highest
priority
@
interrupt
pending
from
AVIC_NIVECSR
ldr
\
irqstat
,
[
\
base
,
#
0x40
]
@
Shift
to
get
the
decoded
IRQ
number
,
using
ASR
so
@
'no interrupt pending'
becomes
0xffffffff
mov
\
irqnr
,
\
irqstat
,
asr
#
16
@
set
zero
flag
if
IRQ
+
1
==
0
adds
\
tmp
,
\
irqnr
,
#
1
#ifdef CONFIG_MXC_IRQ_PRIOR
bicne
\
tmp
,
\
irqstat
,
#
0xFFFFFFE0
strne
\
tmp
,
[
\
base
,
#
AVIC_NIMASK
]
streq
r4
,
[
\
base
,
#
AVIC_NIMASK
]
#endif
#elif defined CONFIG_MXC_TZIC
@
Load
offset
&
priority
of
the
highest
priority
@
interrupt
pending
.
@
0x080
is
INTSEC0
register
@
0xD80
is
HIPND0
register
mov
\
irqnr
,
#
0
1000
:
add
\
irqstat
,
\
base
,
\
irqnr
,
lsr
#
3
ldr
\
tmp
,
[
\
irqstat
,
#
0xd80
]
ldr
\
irqstat
,
[
\
irqstat
,
#
0x080
]
ands
\
tmp
,
\
tmp
,
\
irqstat
bne
1001
f
add
\
irqnr
,
\
irqnr
,
#
32
cmp
\
irqnr
,
#
128
blo
1000
b
b
2001
f
1001
:
mov
\
irqstat
,
#
1
1002
:
tst
\
tmp
,
\
irqstat
bne
2002
f
movs
\
tmp
,
\
tmp
,
lsr
#
1
addne
\
irqnr
,
\
irqnr
,
#
1
bne
1002
b
2001
:
mov
\
irqnr
,
#
0
2002
:
movs
\
irqnr
,
\
irqnr
#endif
.
endm
编辑
预览
Markdown
is supported
0%
请重试
或
添加新附件
.
添加附件
取消
You are about to add
0
people
to the discussion. Proceed with caution.
先完成此消息的编辑!
取消
想要评论请
注册
或
登录