Skip to content
体验新版
项目
组织
正在加载...
登录
切换导航
打开侧边栏
openeuler
qemu
提交
e32cba29
Q
qemu
项目概览
openeuler
/
qemu
通知
10
Star
0
Fork
0
代码
文件
提交
分支
Tags
贡献者
分支图
Diff
Issue
0
列表
看板
标记
里程碑
合并请求
0
Wiki
0
Wiki
分析
仓库
DevOps
项目成员
Pages
Q
qemu
项目概览
项目概览
详情
发布
仓库
仓库
文件
提交
分支
标签
贡献者
分支图
比较
Issue
0
Issue
0
列表
看板
标记
里程碑
合并请求
0
合并请求
0
Pages
分析
分析
仓库分析
DevOps
Wiki
0
Wiki
成员
成员
收起侧边栏
关闭侧边栏
动态
分支图
创建新Issue
提交
Issue看板
体验新版 GitCode,发现更多精彩内容 >>
提交
e32cba29
编写于
7月 21, 2009
作者:
B
Blue Swirl
浏览文件
操作
浏览文件
下载
电子邮件补丁
差异文件
Sparc32: convert Sun4c interrupt controller to qdev
Signed-off-by:
N
Blue Swirl
<
blauwirbel@gmail.com
>
上级
7fc06735
变更
3
隐藏空白更改
内联
并排
Showing
3 changed file
with
57 addition
and
20 deletion
+57
-20
hw/sun4c_intctl.c
hw/sun4c_intctl.c
+48
-15
hw/sun4m.c
hw/sun4m.c
+8
-3
hw/sun4m.h
hw/sun4m.h
+1
-2
未找到文件。
hw/sun4c_intctl.c
浏览文件 @
e32cba29
...
...
@@ -21,9 +21,12 @@
* OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN
* THE SOFTWARE.
*/
#include "hw.h"
#include "sun4m.h"
#include "monitor.h"
#include "sysbus.h"
//#define DEBUG_IRQ_COUNT
//#define DEBUG_IRQ
...
...
@@ -42,10 +45,11 @@
#define MAX_PILS 16
typedef
struct
Sun4c_INTCTLState
{
SysBusDevice
busdev
;
#ifdef DEBUG_IRQ_COUNT
uint64_t
irq_count
;
#endif
qemu_irq
*
cpu_irqs
;
qemu_irq
cpu_irqs
[
MAX_PILS
]
;
const
uint32_t
*
intbit_to_level
;
uint32_t
pil_out
;
uint8_t
reg
;
...
...
@@ -194,25 +198,54 @@ static void sun4c_intctl_reset(void *opaque)
s
->
pending
=
0
;
}
void
*
sun4c_intctl_init
(
target_phys_addr_t
addr
,
qemu_irq
**
irq
,
qemu_irq
*
parent_irq
)
DeviceState
*
sun4c_intctl_init
(
target_phys_addr_t
addr
,
qemu_irq
*
parent_irq
)
{
int
sun4c_intctl_io_memory
;
Sun4c_INTCTLState
*
s
;
DeviceState
*
dev
;
SysBusDevice
*
s
;
unsigned
int
i
;
s
=
qemu_mallocz
(
sizeof
(
Sun4c_INTCTLState
));
dev
=
qdev_create
(
NULL
,
"sun4c_intctl"
);
qdev_init
(
dev
);
sun4c_intctl_io_memory
=
cpu_register_io_memory
(
sun4c_intctl_mem_read
,
sun4c_intctl_mem_write
,
s
);
cpu_register_physical_memory
(
addr
,
INTCTL_SIZE
,
sun4c_intctl_io_memory
);
s
->
cpu_irqs
=
parent_irq
;
s
=
sysbus_from_qdev
(
dev
);
register_savevm
(
"sun4c_intctl"
,
addr
,
1
,
sun4c_intctl_save
,
sun4c_intctl_load
,
s
);
for
(
i
=
0
;
i
<
MAX_PILS
;
i
++
)
{
sysbus_connect_irq
(
s
,
i
,
parent_irq
[
i
]);
}
sysbus_mmio_map
(
s
,
0
,
addr
);
qemu_register_reset
(
sun4c_intctl_reset
,
s
);
*
irq
=
qemu_allocate_irqs
(
sun4c_set_irq
,
s
,
8
);
return
dev
;
}
static
void
sun4c_intctl_init1
(
SysBusDevice
*
dev
)
{
Sun4c_INTCTLState
*
s
=
FROM_SYSBUS
(
Sun4c_INTCTLState
,
dev
);
int
io_memory
;
unsigned
int
i
;
io_memory
=
cpu_register_io_memory
(
sun4c_intctl_mem_read
,
sun4c_intctl_mem_write
,
s
);
sysbus_init_mmio
(
dev
,
INTCTL_SIZE
,
io_memory
);
qdev_init_gpio_in
(
&
dev
->
qdev
,
sun4c_set_irq
,
8
);
for
(
i
=
0
;
i
<
MAX_PILS
;
i
++
)
{
sysbus_init_irq
(
dev
,
&
s
->
cpu_irqs
[
i
]);
}
register_savevm
(
"sun4c_intctl"
,
-
1
,
1
,
sun4c_intctl_save
,
sun4c_intctl_load
,
s
);
qemu_register_reset
(
sun4c_intctl_reset
,
s
);
sun4c_intctl_reset
(
s
);
return
s
;
}
static
SysBusDeviceInfo
sun4c_intctl_info
=
{
.
init
=
sun4c_intctl_init1
,
.
qdev
.
name
=
"sun4c_intctl"
,
.
qdev
.
size
=
sizeof
(
Sun4c_INTCTLState
),
};
static
void
sun4c_intctl_register_devices
(
void
)
{
sysbus_register_withprop
(
&
sun4c_intctl_info
);
}
device_init
(
sun4c_intctl_register_devices
)
hw/sun4m.c
浏览文件 @
e32cba29
...
...
@@ -1502,13 +1502,15 @@ static void sun4c_hw_init(const struct sun4c_hwdef *hwdef, ram_addr_t RAM_size,
{
CPUState
*
env
;
void
*
iommu
,
*
espdma
,
*
ledma
,
*
nvram
;
qemu_irq
*
cpu_irqs
,
*
slavio_irq
,
espdma_irq
,
ledma_irq
;
qemu_irq
*
cpu_irqs
,
slavio_irq
[
8
]
,
espdma_irq
,
ledma_irq
;
qemu_irq
*
esp_reset
,
*
le_reset
;
qemu_irq
fdc_tc
;
unsigned
long
kernel_size
;
BlockDriverState
*
fd
[
MAX_FD
];
int
drive_index
;
void
*
fw_cfg
;
DeviceState
*
dev
;
unsigned
int
i
;
/* init CPU */
if
(
!
cpu_model
)
...
...
@@ -1521,8 +1523,11 @@ static void sun4c_hw_init(const struct sun4c_hwdef *hwdef, ram_addr_t RAM_size,
prom_init
(
hwdef
->
slavio_base
,
bios_name
);
slavio_intctl
=
sun4c_intctl_init
(
hwdef
->
intctl_base
,
&
slavio_irq
,
cpu_irqs
);
dev
=
sun4c_intctl_init
(
hwdef
->
intctl_base
,
cpu_irqs
);
for
(
i
=
0
;
i
<
8
;
i
++
)
{
slavio_irq
[
i
]
=
qdev_get_gpio_in
(
dev
,
i
);
}
iommu
=
iommu_init
(
hwdef
->
iommu_base
,
hwdef
->
iommu_version
,
slavio_irq
[
hwdef
->
me_irq
]);
...
...
hw/sun4m.h
浏览文件 @
e32cba29
...
...
@@ -39,8 +39,7 @@ void slavio_irq_info(Monitor *mon, void *opaque);
DeviceState
*
sbi_init
(
target_phys_addr_t
addr
,
qemu_irq
**
parent_irq
);
/* sun4c_intctl.c */
void
*
sun4c_intctl_init
(
target_phys_addr_t
addr
,
qemu_irq
**
irq
,
qemu_irq
*
parent_irq
);
DeviceState
*
sun4c_intctl_init
(
target_phys_addr_t
addr
,
qemu_irq
*
parent_irq
);
void
sun4c_pic_info
(
Monitor
*
mon
,
void
*
opaque
);
void
sun4c_irq_info
(
Monitor
*
mon
,
void
*
opaque
);
...
...
编辑
预览
Markdown
is supported
0%
请重试
或
添加新附件
.
添加附件
取消
You are about to add
0
people
to the discussion. Proceed with caution.
先完成此消息的编辑!
取消
想要评论请
注册
或
登录