Skip to content
体验新版
项目
组织
正在加载...
登录
切换导航
打开侧边栏
openeuler
qemu
提交
d32648d4
Q
qemu
项目概览
openeuler
/
qemu
通知
10
Star
0
Fork
0
代码
文件
提交
分支
Tags
贡献者
分支图
Diff
Issue
0
列表
看板
标记
里程碑
合并请求
0
Wiki
0
Wiki
分析
仓库
DevOps
项目成员
Pages
Q
qemu
项目概览
项目概览
详情
发布
仓库
仓库
文件
提交
分支
标签
贡献者
分支图
比较
Issue
0
Issue
0
列表
看板
标记
里程碑
合并请求
0
合并请求
0
Pages
分析
分析
仓库分析
DevOps
Wiki
0
Wiki
成员
成员
收起侧边栏
关闭侧边栏
动态
分支图
创建新Issue
提交
Issue看板
体验新版 GitCode,发现更多精彩内容 >>
提交
d32648d4
编写于
12月 18, 2018
作者:
R
Richard Henderson
浏览文件
操作
浏览文件
下载
电子邮件补丁
差异文件
tcg/aarch64: Implement vector saturating arithmetic
Signed-off-by:
N
Richard Henderson
<
richard.henderson@linaro.org
>
上级
bc37faf4
变更
2
隐藏空白更改
内联
并排
Showing
2 changed file
with
25 addition
and
1 deletion
+25
-1
tcg/aarch64/tcg-target.h
tcg/aarch64/tcg-target.h
+1
-1
tcg/aarch64/tcg-target.inc.c
tcg/aarch64/tcg-target.inc.c
+24
-0
未找到文件。
tcg/aarch64/tcg-target.h
浏览文件 @
d32648d4
...
...
@@ -135,7 +135,7 @@ typedef enum {
#define TCG_TARGET_HAS_shv_vec 0
#define TCG_TARGET_HAS_cmp_vec 1
#define TCG_TARGET_HAS_mul_vec 1
#define TCG_TARGET_HAS_sat_vec
0
#define TCG_TARGET_HAS_sat_vec
1
#define TCG_TARGET_HAS_minmax_vec 0
#define TCG_TARGET_DEFAULT_MO (0)
...
...
tcg/aarch64/tcg-target.inc.c
浏览文件 @
d32648d4
...
...
@@ -528,6 +528,10 @@ typedef enum {
I3616_CMHI
=
0x2e203400
,
I3616_CMHS
=
0x2e203c00
,
I3616_CMEQ
=
0x2e208c00
,
I3616_SQADD
=
0x0e200c00
,
I3616_SQSUB
=
0x0e202c00
,
I3616_UQADD
=
0x2e200c00
,
I3616_UQSUB
=
0x2e202c00
,
/* AdvSIMD two-reg misc. */
I3617_CMGT0
=
0x0e208800
,
...
...
@@ -2137,6 +2141,18 @@ static void tcg_out_vec_op(TCGContext *s, TCGOpcode opc,
case
INDEX_op_orc_vec
:
tcg_out_insn
(
s
,
3616
,
ORN
,
is_q
,
0
,
a0
,
a1
,
a2
);
break
;
case
INDEX_op_ssadd_vec
:
tcg_out_insn
(
s
,
3616
,
SQADD
,
is_q
,
vece
,
a0
,
a1
,
a2
);
break
;
case
INDEX_op_sssub_vec
:
tcg_out_insn
(
s
,
3616
,
SQSUB
,
is_q
,
vece
,
a0
,
a1
,
a2
);
break
;
case
INDEX_op_usadd_vec
:
tcg_out_insn
(
s
,
3616
,
UQADD
,
is_q
,
vece
,
a0
,
a1
,
a2
);
break
;
case
INDEX_op_ussub_vec
:
tcg_out_insn
(
s
,
3616
,
UQSUB
,
is_q
,
vece
,
a0
,
a1
,
a2
);
break
;
case
INDEX_op_not_vec
:
tcg_out_insn
(
s
,
3617
,
NOT
,
is_q
,
0
,
a0
,
a1
);
break
;
...
...
@@ -2207,6 +2223,10 @@ int tcg_can_emit_vec_op(TCGOpcode opc, TCGType type, unsigned vece)
case
INDEX_op_shli_vec
:
case
INDEX_op_shri_vec
:
case
INDEX_op_sari_vec
:
case
INDEX_op_ssadd_vec
:
case
INDEX_op_sssub_vec
:
case
INDEX_op_usadd_vec
:
case
INDEX_op_ussub_vec
:
return
1
;
case
INDEX_op_mul_vec
:
return
vece
<
MO_64
;
...
...
@@ -2386,6 +2406,10 @@ static const TCGTargetOpDef *tcg_target_op_def(TCGOpcode op)
case
INDEX_op_xor_vec
:
case
INDEX_op_andc_vec
:
case
INDEX_op_orc_vec
:
case
INDEX_op_ssadd_vec
:
case
INDEX_op_sssub_vec
:
case
INDEX_op_usadd_vec
:
case
INDEX_op_ussub_vec
:
return
&
w_w_w
;
case
INDEX_op_not_vec
:
case
INDEX_op_neg_vec
:
...
...
编辑
预览
Markdown
is supported
0%
请重试
或
添加新附件
.
添加附件
取消
You are about to add
0
people
to the discussion. Proceed with caution.
先完成此消息的编辑!
取消
想要评论请
注册
或
登录