Skip to content
体验新版
项目
组织
正在加载...
登录
切换导航
打开侧边栏
openeuler
Kernel
提交
960b4381
K
Kernel
项目概览
openeuler
/
Kernel
1 年多 前同步成功
通知
8
Star
0
Fork
0
代码
文件
提交
分支
Tags
贡献者
分支图
Diff
Issue
0
列表
看板
标记
里程碑
合并请求
0
DevOps
流水线
流水线任务
计划
Wiki
0
Wiki
分析
仓库
DevOps
项目成员
Pages
K
Kernel
项目概览
项目概览
详情
发布
仓库
仓库
文件
提交
分支
标签
贡献者
分支图
比较
Issue
0
Issue
0
列表
看板
标记
里程碑
合并请求
0
合并请求
0
Pages
DevOps
DevOps
流水线
流水线任务
计划
分析
分析
仓库分析
DevOps
Wiki
0
Wiki
成员
成员
收起侧边栏
关闭侧边栏
动态
分支图
创建新Issue
流水线任务
提交
Issue看板
提交
960b4381
编写于
11年前
作者:
B
Ben Skeggs
浏览文件
操作
浏览文件
下载
电子邮件补丁
差异文件
drm/nvc0-/gr: extend one of the magic calculations for >4 GPCs
Signed-off-by:
N
Ben Skeggs
<
bskeggs@redhat.com
>
上级
0085a605
无相关合并请求
变更
1
隐藏空白更改
内联
并排
Showing
1 changed file
with
11 addition
and
6 deletion
+11
-6
drivers/gpu/drm/nouveau/core/engine/graph/ctxnvc0.c
drivers/gpu/drm/nouveau/core/engine/graph/ctxnvc0.c
+11
-6
未找到文件。
drivers/gpu/drm/nouveau/core/engine/graph/ctxnvc0.c
浏览文件 @
960b4381
...
...
@@ -1014,13 +1014,14 @@ nvc0_grctx_generate_r418bb8(struct nvc0_graph_priv *priv)
void
nvc0_grctx_generate_r406800
(
struct
nvc0_graph_priv
*
priv
)
{
u32
tpc_mask
=
0
,
tpc_set
=
0
;
u8
tpcnr
[
GPC_MAX
],
a
,
b
;
int
gpc
,
tpc
,
i
;
u64
tpc_mask
=
0
,
tpc_set
=
0
;
u8
tpcnr
[
GPC_MAX
];
int
gpc
,
tpc
;
int
i
,
a
,
b
;
memcpy
(
tpcnr
,
priv
->
tpc_nr
,
sizeof
(
priv
->
tpc_nr
));
for
(
gpc
=
0
;
gpc
<
priv
->
gpc_nr
;
gpc
++
)
tpc_mask
|=
((
1
<<
priv
->
tpc_nr
[
gpc
])
-
1
)
<<
(
gpc
*
8
);
tpc_mask
|=
((
1
ULL
<<
priv
->
tpc_nr
[
gpc
])
-
1
)
<<
(
gpc
*
8
);
for
(
i
=
0
,
gpc
=
-
1
,
b
=
-
1
;
i
<
32
;
i
++
)
{
a
=
(
i
*
(
priv
->
tpc_total
-
1
))
/
32
;
...
...
@@ -1034,8 +1035,12 @@ nvc0_grctx_generate_r406800(struct nvc0_graph_priv *priv)
tpc_set
|=
1
<<
((
gpc
*
8
)
+
tpc
);
}
nv_wr32
(
priv
,
0x406800
+
(
i
*
0x20
),
tpc_set
);
nv_wr32
(
priv
,
0x406c00
+
(
i
*
0x20
),
tpc_set
^
tpc_mask
);
nv_wr32
(
priv
,
0x406800
+
(
i
*
0x20
),
lower_32_bits
(
tpc_set
));
nv_wr32
(
priv
,
0x406c00
+
(
i
*
0x20
),
lower_32_bits
(
tpc_set
^
tpc_mask
));
if
(
priv
->
gpc_nr
>
4
)
{
nv_wr32
(
priv
,
0x406804
+
(
i
*
0x20
),
upper_32_bits
(
tpc_set
));
nv_wr32
(
priv
,
0x406c04
+
(
i
*
0x20
),
upper_32_bits
(
tpc_set
^
tpc_mask
));
}
}
}
...
...
This diff is collapsed.
Click to expand it.
编辑
预览
Markdown
is supported
0%
请重试
或
添加新附件
.
添加附件
取消
You are about to add
0
people
to the discussion. Proceed with caution.
先完成此消息的编辑!
取消
想要评论请
注册
或
登录
反馈
建议
客服
返回
顶部