Skip to content
体验新版
项目
组织
正在加载...
登录
切换导航
打开侧边栏
openeuler
Kernel
提交
270a5747
K
Kernel
项目概览
openeuler
/
Kernel
1 年多 前同步成功
通知
8
Star
0
Fork
0
代码
文件
提交
分支
Tags
贡献者
分支图
Diff
Issue
0
列表
看板
标记
里程碑
合并请求
0
DevOps
流水线
流水线任务
计划
Wiki
0
Wiki
分析
仓库
DevOps
项目成员
Pages
K
Kernel
项目概览
项目概览
详情
发布
仓库
仓库
文件
提交
分支
标签
贡献者
分支图
比较
Issue
0
Issue
0
列表
看板
标记
里程碑
合并请求
0
合并请求
0
Pages
DevOps
DevOps
流水线
流水线任务
计划
分析
分析
仓库分析
DevOps
Wiki
0
Wiki
成员
成员
收起侧边栏
关闭侧边栏
动态
分支图
创建新Issue
流水线任务
提交
Issue看板
提交
270a5747
编写于
7月 05, 2011
作者:
B
Ben Skeggs
浏览文件
操作
浏览文件
下载
电子邮件补丁
差异文件
drm/nvd0/disp: skeletal handling of modeset interrupts
Signed-off-by:
N
Ben Skeggs
<
bskeggs@redhat.com
>
上级
83fc083c
变更
1
隐藏空白更改
内联
并排
Showing
1 changed file
with
60 addition
and
0 deletion
+60
-0
drivers/gpu/drm/nouveau/nvd0_display.c
drivers/gpu/drm/nouveau/nvd0_display.c
+60
-0
未找到文件。
drivers/gpu/drm/nouveau/nvd0_display.c
浏览文件 @
270a5747
...
...
@@ -268,6 +268,42 @@ nvd0_sor_create(struct drm_connector *connector, struct dcb_entry *dcbe)
/******************************************************************************
* IRQ
*****************************************************************************/
static
void
nvd0_display_unk1_handler
(
struct
drm_device
*
dev
)
{
u32
unk0
=
nv_rd32
(
dev
,
0x6101d0
);
NV_INFO
(
dev
,
"PDISP: unk1 0x%08x
\n
"
,
unk0
);
nv_wr32
(
dev
,
0x6101d4
,
0x00000000
);
nv_wr32
(
dev
,
0x6109d4
,
0x00000000
);
nv_wr32
(
dev
,
0x6101d0
,
0x80000000
);
}
static
void
nvd0_display_unk2_handler
(
struct
drm_device
*
dev
)
{
u32
unk0
=
nv_rd32
(
dev
,
0x6101d0
);
NV_INFO
(
dev
,
"PDISP: unk2 0x%08x
\n
"
,
unk0
);
nv_wr32
(
dev
,
0x6101d4
,
0x00000000
);
nv_wr32
(
dev
,
0x6109d4
,
0x00000000
);
nv_wr32
(
dev
,
0x6101d0
,
0x80000000
);
}
static
void
nvd0_display_unk4_handler
(
struct
drm_device
*
dev
)
{
u32
unk0
=
nv_rd32
(
dev
,
0x6101d0
);
NV_INFO
(
dev
,
"PDISP: unk4 0x%08x
\n
"
,
unk0
);
nv_wr32
(
dev
,
0x6101d4
,
0x00000000
);
nv_wr32
(
dev
,
0x6109d4
,
0x00000000
);
nv_wr32
(
dev
,
0x6101d0
,
0x80000000
);
}
static
void
nvd0_display_intr
(
struct
drm_device
*
dev
)
{
...
...
@@ -291,6 +327,29 @@ nvd0_display_intr(struct drm_device *dev)
intr
&=
~
0x00000002
;
}
if
(
intr
&
0x00100000
)
{
u32
stat
=
nv_rd32
(
dev
,
0x6100ac
);
if
(
stat
&
0x00000007
)
{
nv_wr32
(
dev
,
0x6100ac
,
(
stat
&
0x00000007
));
if
(
stat
&
0x00000001
)
nvd0_display_unk1_handler
(
dev
);
if
(
stat
&
0x00000002
)
nvd0_display_unk2_handler
(
dev
);
if
(
stat
&
0x00000004
)
nvd0_display_unk4_handler
(
dev
);
stat
&=
~
0x00000007
;
}
if
(
stat
)
{
NV_INFO
(
dev
,
"PDISP: unknown intr24 0x%08x
\n
"
,
stat
);
nv_wr32
(
dev
,
0x6100ac
,
stat
);
}
intr
&=
~
0x00100000
;
}
if
(
intr
&
0x01000000
)
{
u32
stat
=
nv_rd32
(
dev
,
0x6100bc
);
nv_wr32
(
dev
,
0x6100bc
,
stat
);
...
...
@@ -354,6 +413,7 @@ nvd0_display_init(struct drm_device *dev)
}
nv_wr32
(
dev
,
0x610010
,
(
disp
->
mem
->
vinst
>>
8
)
|
9
);
nv_mask
(
dev
,
0x6100b0
,
0x00000307
,
0x00000307
);
/* init master */
nv_wr32
(
dev
,
0x610494
,
(
disp
->
evo
[
0
].
handle
>>
8
)
|
3
);
...
...
编辑
预览
Markdown
is supported
0%
请重试
或
添加新附件
.
添加附件
取消
You are about to add
0
people
to the discussion. Proceed with caution.
先完成此消息的编辑!
取消
想要评论请
注册
或
登录