Skip to content
体验新版
项目
组织
正在加载...
登录
切换导航
打开侧边栏
openeuler
Kernel
提交
0062f104
K
Kernel
项目概览
openeuler
/
Kernel
大约 1 年 前同步成功
通知
5
Star
0
Fork
0
代码
文件
提交
分支
Tags
贡献者
分支图
Diff
Issue
0
列表
看板
标记
里程碑
合并请求
0
DevOps
流水线
流水线任务
计划
Wiki
0
Wiki
分析
仓库
DevOps
项目成员
Pages
K
Kernel
项目概览
项目概览
详情
发布
仓库
仓库
文件
提交
分支
标签
贡献者
分支图
比较
Issue
0
Issue
0
列表
看板
标记
里程碑
合并请求
0
合并请求
0
Pages
DevOps
DevOps
流水线
流水线任务
计划
分析
分析
仓库分析
DevOps
Wiki
0
Wiki
成员
成员
收起侧边栏
关闭侧边栏
动态
分支图
创建新Issue
流水线任务
提交
Issue看板
体验新版 GitCode,发现更多精彩内容 >>
提交
0062f104
编写于
9月 04, 2008
作者:
R
Russell King
提交者:
Russell King
9月 05, 2008
浏览文件
操作
浏览文件
下载
电子邮件补丁
差异文件
[ARM] omap: make sure virtual mmio addresses are __iomem pointer-like
Signed-off-by:
N
Russell King
<
rmk+kernel@arm.linux.org.uk
>
上级
e8a91c95
变更
2
隐藏空白更改
内联
并排
Showing
2 changed file
with
7 addition
and
7 deletion
+7
-7
arch/arm/plat-omap/include/mach/fpga.h
arch/arm/plat-omap/include/mach/fpga.h
+6
-6
arch/arm/plat-omap/include/mach/hardware.h
arch/arm/plat-omap/include/mach/hardware.h
+1
-1
未找到文件。
arch/arm/plat-omap/include/mach/fpga.h
浏览文件 @
0062f104
...
...
@@ -34,9 +34,9 @@ extern void omap1510_fpga_init_irq(void);
* ---------------------------------------------------------------------------
*/
/* maps in the FPGA registers and the ETHR registers */
#define H2P2_DBG_FPGA_BASE
0xE8000000
/* VA */
#define H2P2_DBG_FPGA_SIZE SZ_4K
/* SIZE */
#define H2P2_DBG_FPGA_START 0x04000000
/* PA */
#define H2P2_DBG_FPGA_BASE
IOMEM(0xE8000000)
/* VA */
#define H2P2_DBG_FPGA_SIZE SZ_4K
/* SIZE */
#define H2P2_DBG_FPGA_START 0x04000000
/* PA */
#define H2P2_DBG_FPGA_ETHR_START (H2P2_DBG_FPGA_START + 0x300)
#define H2P2_DBG_FPGA_FPGA_REV (H2P2_DBG_FPGA_BASE + 0x10)
/* FPGA Revision */
...
...
@@ -85,9 +85,9 @@ struct h2p2_dbg_fpga {
* OMAP-1510 FPGA
* ---------------------------------------------------------------------------
*/
#define OMAP1510_FPGA_BASE
0xE8000000
/* Virtual
*/
#define OMAP1510_FPGA_SIZE
SZ_4K
#define OMAP1510_FPGA_START
0x08000000
/* Physical
*/
#define OMAP1510_FPGA_BASE
IOMEM(0xE8000000)
/* VA
*/
#define OMAP1510_FPGA_SIZE SZ_4K
#define OMAP1510_FPGA_START
0x08000000
/* PA
*/
/* Revision */
#define OMAP1510_FPGA_REV_LOW (OMAP1510_FPGA_BASE + 0x0)
...
...
arch/arm/plat-omap/include/mach/hardware.h
浏览文件 @
0062f104
...
...
@@ -89,7 +89,7 @@
#define DPLL_CTL (0xfffecf00)
/* DSP clock control. Must use __raw_readw() and __raw_writew() with these */
#define DSP_CONFIG_REG_BASE (0xe1008000)
#define DSP_CONFIG_REG_BASE
IOMEM
(0xe1008000)
#define DSP_CKCTL (DSP_CONFIG_REG_BASE + 0x0)
#define DSP_IDLECT1 (DSP_CONFIG_REG_BASE + 0x4)
#define DSP_IDLECT2 (DSP_CONFIG_REG_BASE + 0x8)
...
...
编辑
预览
Markdown
is supported
0%
请重试
或
添加新附件
.
添加附件
取消
You are about to add
0
people
to the discussion. Proceed with caution.
先完成此消息的编辑!
取消
想要评论请
注册
或
登录