Skip to content
体验新版
项目
组织
正在加载...
登录
切换导航
打开侧边栏
openanolis
cloud-kernel
提交
beab375a
cloud-kernel
项目概览
openanolis
/
cloud-kernel
12 个月 前同步成功
通知
152
Star
36
Fork
7
代码
文件
提交
分支
Tags
贡献者
分支图
Diff
Issue
10
列表
看板
标记
里程碑
合并请求
2
Wiki
0
Wiki
分析
仓库
DevOps
项目成员
Pages
cloud-kernel
项目概览
项目概览
详情
发布
仓库
仓库
文件
提交
分支
标签
贡献者
分支图
比较
Issue
10
Issue
10
列表
看板
标记
里程碑
合并请求
2
合并请求
2
Pages
分析
分析
仓库分析
DevOps
Wiki
0
Wiki
成员
成员
收起侧边栏
关闭侧边栏
动态
分支图
创建新Issue
提交
Issue看板
体验新版 GitCode,发现更多精彩内容 >>
提交
beab375a
编写于
6月 19, 2006
作者:
R
Ralf Baechle
浏览文件
操作
浏览文件
下载
电子邮件补丁
差异文件
[MIPS] Treat CPUs with AR bit as physically indexed.
Signed-off-by:
N
Ralf Baechle
<
ralf@linux-mips.org
>
上级
92c7b62f
变更
1
隐藏空白更改
内联
并排
Showing
1 changed file
with
8 addition
and
3 deletion
+8
-3
arch/mips/mm/c-r4k.c
arch/mips/mm/c-r4k.c
+8
-3
未找到文件。
arch/mips/mm/c-r4k.c
浏览文件 @
beab375a
...
...
@@ -1009,10 +1009,15 @@ static void __init probe_pcache(void)
break
;
case
CPU_24K
:
case
CPU_34K
:
if
(
!
(
read_c0_config7
()
&
(
1
<<
16
)))
if
((
read_c0_config7
()
&
(
1
<<
16
)))
{
/* effectively physically indexed dcache,
thus no virtual aliases. */
c
->
dcache
.
flags
|=
MIPS_CACHE_PINDEX
;
break
;
}
default:
if
(
c
->
dcache
.
waysize
>
PAGE_SIZE
)
c
->
dcache
.
flags
|=
MIPS_CACHE_ALIASES
;
if
(
c
->
dcache
.
waysize
>
PAGE_SIZE
)
c
->
dcache
.
flags
|=
MIPS_CACHE_ALIASES
;
}
switch
(
c
->
cputype
)
{
...
...
编辑
预览
Markdown
is supported
0%
请重试
或
添加新附件
.
添加附件
取消
You are about to add
0
people
to the discussion. Proceed with caution.
先完成此消息的编辑!
取消
想要评论请
注册
或
登录