Skip to content
体验新版
项目
组织
正在加载...
登录
切换导航
打开侧边栏
openanolis
cloud-kernel
提交
b9ac41e3
cloud-kernel
项目概览
openanolis
/
cloud-kernel
1 年多 前同步成功
通知
161
Star
36
Fork
7
代码
文件
提交
分支
Tags
贡献者
分支图
Diff
Issue
10
列表
看板
标记
里程碑
合并请求
2
Wiki
0
Wiki
分析
仓库
DevOps
项目成员
Pages
cloud-kernel
项目概览
项目概览
详情
发布
仓库
仓库
文件
提交
分支
标签
贡献者
分支图
比较
Issue
10
Issue
10
列表
看板
标记
里程碑
合并请求
2
合并请求
2
Pages
分析
分析
仓库分析
DevOps
Wiki
0
Wiki
成员
成员
收起侧边栏
关闭侧边栏
动态
分支图
创建新Issue
提交
Issue看板
提交
b9ac41e3
编写于
10月 22, 2010
作者:
M
Mike Frysinger
浏览文件
操作
浏览文件
下载
电子邮件补丁
差异文件
Blackfin: bfin_spi.h: add MMR peripheral layout
Signed-off-by:
N
Mike Frysinger
<
vapier@gentoo.org
>
上级
fec84d21
变更
1
隐藏空白更改
内联
并排
Showing
1 changed file
with
19 addition
and
0 deletion
+19
-0
arch/blackfin/include/asm/bfin5xx_spi.h
arch/blackfin/include/asm/bfin5xx_spi.h
+19
-0
未找到文件。
arch/blackfin/include/asm/bfin5xx_spi.h
浏览文件 @
b9ac41e3
...
...
@@ -41,6 +41,25 @@
#define BIT_STU_SENDOVER 0x0001
#define BIT_STU_RECVFULL 0x0020
/*
* All Blackfin system MMRs are padded to 32bits even if the register
* itself is only 16bits. So use a helper macro to streamline this.
*/
#define __BFP(m) u16 m; u16 __pad_##m
/*
* bfin spi registers layout
*/
struct
bfin_spi_regs
{
__BFP
(
ctl
);
__BFP
(
flg
);
__BFP
(
stat
);
__BFP
(
tdbr
);
__BFP
(
rdbr
);
__BFP
(
baud
);
__BFP
(
shadow
);
};
#define MAX_CTRL_CS 8
/* cs in spi controller */
/* device.platform_data for SSP controller devices */
...
...
编辑
预览
Markdown
is supported
0%
请重试
或
添加新附件
.
添加附件
取消
You are about to add
0
people
to the discussion. Proceed with caution.
先完成此消息的编辑!
取消
想要评论请
注册
或
登录