Skip to content
体验新版
项目
组织
正在加载...
登录
切换导航
打开侧边栏
openanolis
cloud-kernel
提交
abbd3f8e
cloud-kernel
项目概览
openanolis
/
cloud-kernel
1 年多 前同步成功
通知
160
Star
36
Fork
7
代码
文件
提交
分支
Tags
贡献者
分支图
Diff
Issue
10
列表
看板
标记
里程碑
合并请求
2
Wiki
0
Wiki
分析
仓库
DevOps
项目成员
Pages
cloud-kernel
项目概览
项目概览
详情
发布
仓库
仓库
文件
提交
分支
标签
贡献者
分支图
比较
Issue
10
Issue
10
列表
看板
标记
里程碑
合并请求
2
合并请求
2
Pages
分析
分析
仓库分析
DevOps
Wiki
0
Wiki
成员
成员
收起侧边栏
关闭侧边栏
动态
分支图
创建新Issue
提交
Issue看板
提交
abbd3f8e
编写于
11月 18, 2011
作者:
B
Ben Skeggs
浏览文件
操作
浏览文件
下载
电子邮件补丁
差异文件
drm/nv04/disp: handle dual-link spwg panels without needing quirks
Signed-off-by:
N
Ben Skeggs
<
bskeggs@redhat.com
>
上级
d4c2c99b
变更
2
隐藏空白更改
内联
并排
Showing
2 changed file
with
8 addition
and
15 deletion
+8
-15
drivers/gpu/drm/nouveau/nouveau_bios.c
drivers/gpu/drm/nouveau/nouveau_bios.c
+0
-12
drivers/gpu/drm/nouveau/nv04_dfp.c
drivers/gpu/drm/nouveau/nv04_dfp.c
+8
-3
未找到文件。
drivers/gpu/drm/nouveau/nouveau_bios.c
浏览文件 @
abbd3f8e
...
...
@@ -4304,18 +4304,6 @@ int nouveau_bios_parse_lvds_table(struct drm_device *dev, int pxclk, bool *dl, b
break
;
}
/* Dell Latitude D620 reports a too-high value for the dual-link
* transition freq, causing us to program the panel incorrectly.
*
* It doesn't appear the VBIOS actually uses its transition freq
* (90000kHz), instead it uses the "Number of LVDS channels" field
* out of the panel ID structure (http://www.spwg.org/).
*
* For the moment, a quirk will do :)
*/
if
(
nv_match_device
(
dev
,
0x01d7
,
0x1028
,
0x01c2
))
bios
->
fp
.
duallink_transition_clk
=
80000
;
/* set dual_link flag for EDID case */
if
(
pxclk
&&
(
chip_version
<
0x25
||
chip_version
>
0x28
))
bios
->
fp
.
dual_link
=
(
pxclk
>=
bios
->
fp
.
duallink_transition_clk
);
...
...
drivers/gpu/drm/nouveau/nv04_dfp.c
浏览文件 @
abbd3f8e
...
...
@@ -341,10 +341,15 @@ static void nv04_dfp_mode_set(struct drm_encoder *encoder,
output_mode
->
clock
>
165000
)
regp
->
fp_control
|=
(
2
<<
24
);
if
(
nv_encoder
->
dcb
->
type
==
OUTPUT_LVDS
)
{
bool
duallink
,
dummy
;
bool
duallink
=
false
,
dummy
;
if
(
nv_connector
->
edid
&&
nv_connector
->
type
==
DCB_CONNECTOR_LVDS_SPWG
)
{
duallink
=
(((
u8
*
)
nv_connector
->
edid
)[
121
]
==
2
);
}
else
{
nouveau_bios_parse_lvds_table
(
dev
,
output_mode
->
clock
,
&
duallink
,
&
dummy
);
}
nouveau_bios_parse_lvds_table
(
dev
,
output_mode
->
clock
,
&
duallink
,
&
dummy
);
if
(
duallink
)
regp
->
fp_control
|=
(
8
<<
28
);
}
else
...
...
编辑
预览
Markdown
is supported
0%
请重试
或
添加新附件
.
添加附件
取消
You are about to add
0
people
to the discussion. Proceed with caution.
先完成此消息的编辑!
取消
想要评论请
注册
或
登录