Skip to content
体验新版
项目
组织
正在加载...
登录
切换导航
打开侧边栏
openanolis
cloud-kernel
提交
446b05a0
cloud-kernel
项目概览
openanolis
/
cloud-kernel
接近 2 年 前同步成功
通知
169
Star
36
Fork
7
代码
文件
提交
分支
Tags
贡献者
分支图
Diff
Issue
10
列表
看板
标记
里程碑
合并请求
2
Wiki
0
Wiki
分析
仓库
DevOps
项目成员
Pages
cloud-kernel
项目概览
项目概览
详情
发布
仓库
仓库
文件
提交
分支
标签
贡献者
分支图
比较
Issue
10
Issue
10
列表
看板
标记
里程碑
合并请求
2
合并请求
2
Pages
分析
分析
仓库分析
DevOps
Wiki
0
Wiki
成员
成员
收起侧边栏
关闭侧边栏
动态
分支图
创建新Issue
提交
Issue看板
提交
446b05a0
编写于
8月 14, 2012
作者:
B
Ben Skeggs
浏览文件
操作
浏览文件
下载
电子邮件补丁
差异文件
drm/nv50/disp: enable interrupts and setup memory area
Signed-off-by:
N
Ben Skeggs
<
bskeggs@redhat.com
>
上级
ab77214a
变更
1
隐藏空白更改
内联
并排
Showing
1 changed file
with
28 addition
and
5 deletion
+28
-5
drivers/gpu/drm/nouveau/core/engine/disp/nv50.c
drivers/gpu/drm/nouveau/core/engine/disp/nv50.c
+28
-5
未找到文件。
drivers/gpu/drm/nouveau/core/engine/disp/nv50.c
浏览文件 @
446b05a0
...
@@ -25,6 +25,8 @@
...
@@ -25,6 +25,8 @@
#include <engine/software.h>
#include <engine/software.h>
#include <engine/disp.h>
#include <engine/disp.h>
#include <subdev/timer.h>
#include "nv50.h"
#include "nv50.h"
/*******************************************************************************
/*******************************************************************************
...
@@ -295,18 +297,39 @@ nv50_disp_base_init(struct nouveau_object *object)
...
@@ -295,18 +297,39 @@ nv50_disp_base_init(struct nouveau_object *object)
nv_wr32
(
priv
,
0x6101f0
+
(
i
*
0x04
),
tmp
);
nv_wr32
(
priv
,
0x6101f0
+
(
i
*
0x04
),
tmp
);
}
}
/* intr 100 */
/* steal display away from vbios, or something like that */
/* 6194e8 shit */
if
(
nv_rd32
(
priv
,
0x610024
)
&
0x00000100
)
{
/* intr */
nv_wr32
(
priv
,
0x610024
,
0x00000100
);
/* set 610010 from engctx */
nv_mask
(
priv
,
0x6194e8
,
0x00000001
,
0x00000000
);
/* acquire mast? */
if
(
!
nv_wait
(
priv
,
0x6194e8
,
0x00000002
,
0x00000000
))
{
nv_error
(
priv
,
"timeout acquiring display
\n
"
);
return
-
EBUSY
;
}
}
/* point at display engine memory area (hash table, objects) */
nv_wr32
(
priv
,
0x610010
,
(
nv_gpuobj
(
object
->
parent
)
->
addr
>>
8
)
|
9
);
/* enable supervisor interrupts, disable everything else */
nv_wr32
(
priv
,
0x610024
,
0x00000370
);
nv_wr32
(
priv
,
0x610020
,
0x00000000
);
return
0
;
return
0
;
}
}
static
int
static
int
nv50_disp_base_fini
(
struct
nouveau_object
*
object
,
bool
suspend
)
nv50_disp_base_fini
(
struct
nouveau_object
*
object
,
bool
suspend
)
{
{
struct
nv50_disp_priv
*
priv
=
(
void
*
)
object
->
engine
;
struct
nv50_disp_base
*
base
=
(
void
*
)
object
;
struct
nv50_disp_base
*
base
=
(
void
*
)
object
;
/* disable all interrupts */
nv_wr32
(
priv
,
0x610024
,
0x00000000
);
nv_wr32
(
priv
,
0x610020
,
0x00000000
);
/* return control of display to vbios */
nv_mask
(
priv
,
0x6194e8
,
0x00000001
,
0x00000001
);
nv_wait
(
priv
,
0x6194e8
,
0x00000002
,
0x00000002
);
return
nouveau_parent_fini
(
&
base
->
base
,
suspend
);
return
nouveau_parent_fini
(
&
base
->
base
,
suspend
);
}
}
...
...
编辑
预览
Markdown
is supported
0%
请重试
或
添加新附件
.
添加附件
取消
You are about to add
0
people
to the discussion. Proceed with caution.
先完成此消息的编辑!
取消
想要评论请
注册
或
登录