Skip to content
体验新版
项目
组织
正在加载...
登录
切换导航
打开侧边栏
Mozi
rt-thread
提交
088990f7
R
rt-thread
项目概览
Mozi
/
rt-thread
与 Fork 源项目一致
Fork自
RT-Thread / rt-thread
通知
0
Star
0
Fork
0
代码
文件
提交
分支
Tags
贡献者
分支图
Diff
Issue
0
列表
看板
标记
里程碑
合并请求
0
DevOps
流水线
流水线任务
计划
Wiki
0
Wiki
分析
仓库
DevOps
项目成员
Pages
R
rt-thread
项目概览
项目概览
详情
发布
仓库
仓库
文件
提交
分支
标签
贡献者
分支图
比较
Issue
0
Issue
0
列表
看板
标记
里程碑
合并请求
0
合并请求
0
Pages
DevOps
DevOps
流水线
流水线任务
计划
分析
分析
仓库分析
DevOps
Wiki
0
Wiki
成员
成员
收起侧边栏
关闭侧边栏
动态
分支图
创建新Issue
流水线任务
提交
Issue看板
体验新版 GitCode,发现更多精彩内容 >>
提交
088990f7
编写于
5月 05, 2018
作者:
wuyangyong
浏览文件
操作
浏览文件
下载
电子邮件补丁
差异文件
update enc28j60 driver: ensure enable PHY link changed interrupt.
上级
3ec384d8
变更
2
隐藏空白更改
内联
并排
Showing
2 changed file
with
8 addition
and
0 deletion
+8
-0
components/drivers/spi/enc28j60.c
components/drivers/spi/enc28j60.c
+2
-0
components/drivers/spi/enc28j60.h
components/drivers/spi/enc28j60.h
+6
-0
未找到文件。
components/drivers/spi/enc28j60.c
浏览文件 @
088990f7
...
@@ -321,6 +321,8 @@ static rt_err_t enc28j60_init(rt_device_t dev)
...
@@ -321,6 +321,8 @@ static rt_err_t enc28j60_init(rt_device_t dev)
enc28j60_phy_write
(
spi_device
,
PHCON1
,
PHCON1_PDPXMD
);
// full duplex
enc28j60_phy_write
(
spi_device
,
PHCON1
,
PHCON1_PDPXMD
);
// full duplex
// no loopback of transmitted frames
// no loopback of transmitted frames
enc28j60_phy_write
(
spi_device
,
PHCON2
,
PHCON2_HDLDIS
);
enc28j60_phy_write
(
spi_device
,
PHCON2
,
PHCON2_HDLDIS
);
/* enable PHY link changed interrupt. */
enc28j60_phy_write
(
spi_device
,
PHIE
,
PHIE_PGEIE
|
PHIE_PLNKIE
);
enc28j60_set_bank
(
spi_device
,
ECON2
);
enc28j60_set_bank
(
spi_device
,
ECON2
);
spi_write_op
(
spi_device
,
ENC28J60_BIT_FIELD_SET
,
ECON2
,
ECON2_AUTOINC
);
spi_write_op
(
spi_device
,
ENC28J60_BIT_FIELD_SET
,
ECON2
,
ECON2_AUTOINC
);
...
...
components/drivers/spi/enc28j60.h
浏览文件 @
088990f7
...
@@ -221,6 +221,12 @@
...
@@ -221,6 +221,12 @@
#define PHCON2_TXDIS 0x2000
#define PHCON2_TXDIS 0x2000
#define PHCON2_JABBER 0x0400
#define PHCON2_JABBER 0x0400
#define PHCON2_HDLDIS 0x0100
#define PHCON2_HDLDIS 0x0100
/* ENC28J60 PHY PHIE Register Bit Definitions */
#define PHIE_PLNKIE (1 << 4)
#define PHIE_PGEIE (1 << 1)
/* ENC28J60 PHY PHIR Register Bit Definitions */
#define PHIR_PLNKIF (1 << 4)
#define PHIR_PGEIF (1 << 1)
// ENC28J60 Packet Control Byte Bit Definitions
// ENC28J60 Packet Control Byte Bit Definitions
#define PKTCTRL_PHUGEEN 0x08
#define PKTCTRL_PHUGEEN 0x08
...
...
编辑
预览
Markdown
is supported
0%
请重试
或
添加新附件
.
添加附件
取消
You are about to add
0
people
to the discussion. Proceed with caution.
先完成此消息的编辑!
取消
想要评论请
注册
或
登录