- 20 12月, 2020 2 次提交
- 19 12月, 2020 4 次提交
- 17 12月, 2020 4 次提交
- 16 12月, 2020 4 次提交
- 12 12月, 2020 2 次提交
- 11 12月, 2020 1 次提交
-
-
由 zoujr 提交于
-
- 09 12月, 2020 1 次提交
-
-
由 zoujr 提交于
-
- 30 11月, 2020 1 次提交
-
-
由 Yinan Xu 提交于
Makefile: replace $fatal with $stop to avoid verialtor stopped during eval without providing snapshots
-
- 27 11月, 2020 1 次提交
-
-
由 Yinan Xu 提交于
-
- 26 11月, 2020 1 次提交
-
-
由 YikeZhou 提交于
modify Emulator::execute function argument list from (uint64_t n) to (uint64_t max_cycle, uint64_t max_instr)
-
- 21 11月, 2020 1 次提交
-
-
由 Yinan Xu 提交于
-
- 18 11月, 2020 2 次提交
- 17 11月, 2020 2 次提交
- 01 11月, 2020 1 次提交
-
-
由 Yinan Xu 提交于
Log and waveform are controlled by cpu clock cycles instead of simulated cycles. When loading from snapshot and assert stops the simulation, we cannot know the accurate cpu cycle. To determine the actual cpu clock, we print cycleCnt when loading from snapshot.
-
- 30 10月, 2020 1 次提交
-
-
由 Yinan Xu 提交于
We need to asynchronous reset the system when reset is true. In verilator model, it's done by always resetting the external devices when reset is true. After the reset signal is released, we call init once for external devices to make sure they are correctly reset.
-
- 26 10月, 2020 1 次提交
-
-
由 Yinan Xu 提交于
-
- 14 10月, 2020 1 次提交
-
-
由 William Wang 提交于
-
- 12 10月, 2020 2 次提交
-
-
由 William Wang 提交于
-
由 William Wang 提交于
-
- 10 10月, 2020 1 次提交
-
-
由 Yinan Xu 提交于
-
- 09 10月, 2020 1 次提交
-
- 28 9月, 2020 1 次提交
-
-
由 William Wang 提交于
-
- 27 9月, 2020 1 次提交
-
-
由 William Wang 提交于
-
- 25 9月, 2020 1 次提交
-
-
由 William Wang 提交于
-
- 24 9月, 2020 2 次提交
- 23 9月, 2020 1 次提交
-
-
由 William Wang 提交于
-