Skip to content
体验新版
项目
组织
正在加载...
登录
切换导航
打开侧边栏
BaiXuePrincess
rt-thread
提交
9b949c28
R
rt-thread
项目概览
BaiXuePrincess
/
rt-thread
与 Fork 源项目一致
Fork自
RT-Thread / rt-thread
通知
1
Star
0
Fork
0
代码
文件
提交
分支
Tags
贡献者
分支图
Diff
Issue
0
列表
看板
标记
里程碑
合并请求
0
DevOps
流水线
流水线任务
计划
Wiki
0
Wiki
分析
仓库
DevOps
项目成员
Pages
R
rt-thread
项目概览
项目概览
详情
发布
仓库
仓库
文件
提交
分支
标签
贡献者
分支图
比较
Issue
0
Issue
0
列表
看板
标记
里程碑
合并请求
0
合并请求
0
Pages
DevOps
DevOps
流水线
流水线任务
计划
分析
分析
仓库分析
DevOps
Wiki
0
Wiki
成员
成员
收起侧边栏
关闭侧边栏
动态
分支图
创建新Issue
流水线任务
提交
Issue看板
体验新版 GitCode,发现更多精彩内容 >>
提交
9b949c28
编写于
6月 06, 2013
作者:
G
Grissiom
浏览文件
操作
浏览文件
下载
电子邮件补丁
差异文件
rm48x50: add cache_{enable, disable}
上级
e8bbbe67
变更
1
隐藏空白更改
内联
并排
Showing
1 changed file
with
39 addition
and
0 deletion
+39
-0
libcpu/arm/cortex-r4/cpu.c
libcpu/arm/cortex-r4/cpu.c
+39
-0
未找到文件。
libcpu/arm/cortex-r4/cpu.c
浏览文件 @
9b949c28
...
@@ -52,4 +52,43 @@ int __rt_ffs(int value)
...
@@ -52,4 +52,43 @@ int __rt_ffs(int value)
}
}
#endif
#endif
#ifdef __TI_COMPILER_VERSION__
void
rt_hw_cpu_icache_enable
()
{
__asm
(
" MRC p15, #0, r1, c1, c0, #0 ; Read SCTLR configuration data"
);
__asm
(
" ORR r1, r1, #0x1 <<12 ; instruction cache enable"
);
__asm
(
" MCR p15, #0, r0, c7, c5, #0 ; Invalidate entire instruction cache, r0 is ignored"
);
__asm
(
" MCR p15, #0, r1, c1, c0, #0 ; enabled instruction cache"
);
__asm
(
" ISB"
);
}
void
rt_hw_cpu_icache_disable
()
{
__asm
(
" MRC p15, #0, r1, c1, c0, #0 ; Read SCTLR configuration data"
);
__asm
(
" BIC r1, r1, #0x1 <<12 ; instruction cache enable"
);
__asm
(
" MCR p15, #0, r1, c1, c0, #0 ; disabled instruction cache"
);
__asm
(
" ISB"
);
}
void
rt_hw_cpu_dcache_enable
()
{
__asm
(
" MRC p15, #0, R1, c1, c0, #0 ; Read SCTLR configuration data"
);
__asm
(
" ORR R1, R1, #0x1 <<2"
);
__asm
(
" DSB"
);
__asm
(
" MCR p15, #0, r0, c15, c5, #0 ; Invalidate entire data cache"
);
__asm
(
" MCR p15, #0, R1, c1, c0, #0 ; enabled data cache"
);
}
void
rt_hw_cpu_dcache_disable
()
{
/* FIXME: Clean entire data cache. This routine depends on the data cache
* size. It can be omitted if it is known that the data cache has no dirty
* data. */
__asm
(
" MRC p15, #0, r1, c1, c0, #0 ; Read SCTLR configuration data"
);
__asm
(
" BIC r1, r1, #0x1 <<2"
);
__asm
(
" DSB"
);
__asm
(
" MCR p15, #0, r1, c1, c0, #0 ; disabled data cache"
);
}
#endif
/*@}*/
/*@}*/
编辑
预览
Markdown
is supported
0%
请重试
或
添加新附件
.
添加附件
取消
You are about to add
0
people
to the discussion. Proceed with caution.
先完成此消息的编辑!
取消
想要评论请
注册
或
登录