Skip to content
体验新版
项目
组织
正在加载...
登录
切换导航
打开侧边栏
2301_76519099
rt-thread
提交
5c6e7d81
R
rt-thread
项目概览
2301_76519099
/
rt-thread
与 Fork 源项目一致
Fork自
RT-Thread / rt-thread
通知
3
Star
1
Fork
1
代码
文件
提交
分支
Tags
贡献者
分支图
Diff
Issue
0
列表
看板
标记
里程碑
合并请求
0
DevOps
流水线
流水线任务
计划
Wiki
0
Wiki
分析
仓库
DevOps
项目成员
Pages
R
rt-thread
项目概览
项目概览
详情
发布
仓库
仓库
文件
提交
分支
标签
贡献者
分支图
比较
Issue
0
Issue
0
列表
看板
标记
里程碑
合并请求
0
合并请求
0
Pages
DevOps
DevOps
流水线
流水线任务
计划
分析
分析
仓库分析
DevOps
Wiki
0
Wiki
成员
成员
收起侧边栏
关闭侧边栏
动态
分支图
创建新Issue
流水线任务
提交
Issue看板
体验新版 GitCode,发现更多精彩内容 >>
未验证
提交
5c6e7d81
编写于
7月 12, 2022
作者:
S
sheltonyu
提交者:
GitHub
7月 12, 2022
浏览文件
操作
浏览文件
下载
电子邮件补丁
差异文件
optimize code to improve network throughput performance (#6157)
上级
1fec9dc5
变更
1
隐藏空白更改
内联
并排
Showing
1 changed file
with
37 addition
and
40 deletion
+37
-40
bsp/at32/libraries/rt_drivers/drv_emac.c
bsp/at32/libraries/rt_drivers/drv_emac.c
+37
-40
未找到文件。
bsp/at32/libraries/rt_drivers/drv_emac.c
浏览文件 @
5c6e7d81
...
...
@@ -6,6 +6,8 @@
* Change Logs:
* Date Author Notes
* 2022-05-16 shelton first version
* 2022-07-11 shelton optimize code to improve network throughput
* performance
*/
#include "drv_emac.h"
...
...
@@ -22,8 +24,8 @@
#define CRYSTAL_ON_PHY 0
/* emac memory buffer configuration */
#define EMAC_NUM_RX_BUF
4
/* 0x1800 for rx (4 * 1536 = 6k)
*/
#define EMAC_NUM_TX_BUF
2
/* 0x0600 for tx (2 * 1536 = 3k)
*/
#define EMAC_NUM_RX_BUF
5
/* rx (5 * 1500)
*/
#define EMAC_NUM_TX_BUF
5
/* tx (5 * 1500)
*/
#define MAX_ADDR_LEN 6
...
...
@@ -49,8 +51,6 @@ extern emac_dma_desc_type *dma_rx_desc_to_get, *dma_tx_desc_to_set;
static
rt_uint8_t
*
rx_buff
,
*
tx_buff
;
static
struct
rt_at32_emac
at32_emac_device
;
static
uint8_t
phy_addr
=
0xFF
;
static
struct
rt_semaphore
tx_wait
;
static
rt_bool_t
tx_is_waiting
=
RT_FALSE
;
#if defined(EMAC_RX_DUMP) || defined(EMAC_TX_DUMP)
#define __is_print(ch) ((unsigned int)((ch) - ' ') < 127u - ' ')
...
...
@@ -123,7 +123,6 @@ static void phy_reset(void)
rt_thread_mdelay
(
2000
);
}
/**
* @brief phy clock config
*/
...
...
@@ -143,7 +142,6 @@ static void phy_clock_config(void)
gpio_init_struct
.
gpio_pins
=
GPIO_PINS_8
;
gpio_init
(
GPIOA
,
&
gpio_init_struct
);
/* 9162 clkout output 25 mhz */
/* 83848 clkout output 50 mhz */
#if defined (SOC_SERIES_AT32F407)
...
...
@@ -444,22 +442,15 @@ static rt_err_t rt_at32_emac_control(rt_device_t dev, int cmd, void *args)
*/
rt_err_t
rt_at32_emac_tx
(
rt_device_t
dev
,
struct
pbuf
*
p
)
{
rt_err_t
ret
=
RT_ERROR
;
struct
pbuf
*
q
;
rt_uint32_t
offset
;
while
((
dma_tx_desc_to_set
->
status
&
EMAC_DMATXDESC_OWN
)
!=
RESET
)
if
((
dma_tx_desc_to_set
->
status
&
EMAC_DMATXDESC_OWN
)
!=
RESET
)
{
rt_err_t
result
;
rt_uint32_t
level
;
level
=
rt_hw_interrupt_disable
();
tx_is_waiting
=
RT_TRUE
;
rt_hw_interrupt_enable
(
level
);
/* it's own bit set, wait it */
result
=
rt_sem_take
(
&
tx_wait
,
RT_WAITING_FOREVER
);
if
(
result
==
RT_EOK
)
break
;
if
(
result
==
-
RT_ERROR
)
return
-
RT_ERROR
;
LOG_D
(
"buffer not valid"
);
ret
=
ERR_USE
;
goto
__error
;
}
offset
=
0
;
...
...
@@ -499,6 +490,18 @@ rt_err_t rt_at32_emac_tx(rt_device_t dev, struct pbuf *p)
dma_tx_desc_to_set
=
(
emac_dma_desc_type
*
)
(
dma_tx_desc_to_set
->
buf2nextdescaddr
);
return
ERR_OK
;
__error:
if
(
emac_dma_flag_get
(
EMAC_DMA_UNF_FLAG
)
!=
(
uint32_t
)
RESET
)
{
/* clear underflow ethernet dma flag */
emac_dma_flag_clear
(
EMAC_DMA_UNF_FLAG
);
/* resume dma transmission*/
EMAC_DMA
->
tpd
=
0
;
}
return
ret
;
}
/**
...
...
@@ -581,24 +584,6 @@ void EMAC_IRQHandler(void)
/* enter interrupt */
rt_interrupt_enter
();
/* clear received it */
if
(
emac_dma_flag_get
(
EMAC_DMA_NIS_FLAG
)
!=
RESET
)
{
emac_dma_flag_clear
(
EMAC_DMA_NIS_FLAG
);
}
if
(
emac_dma_flag_get
(
EMAC_DMA_AIS_FLAG
)
!=
RESET
)
{
emac_dma_flag_clear
(
EMAC_DMA_AIS_FLAG
);
}
if
(
emac_dma_flag_get
(
EMAC_DMA_OVF_FLAG
)
!=
RESET
)
{
emac_dma_flag_clear
(
EMAC_DMA_OVF_FLAG
);
}
if
(
emac_dma_flag_get
(
EMAC_DMA_RBU_FLAG
)
!=
RESET
)
{
emac_dma_flag_clear
(
EMAC_DMA_RBU_FLAG
);
}
/* packet receiption */
if
(
emac_dma_flag_get
(
EMAC_DMA_RI_FLAG
)
==
SET
)
{
...
...
@@ -610,13 +595,25 @@ void EMAC_IRQHandler(void)
/* packet transmission */
if
(
emac_dma_flag_get
(
EMAC_DMA_TI_FLAG
)
==
SET
)
{
if
(
tx_is_waiting
==
RT_TRUE
)
emac_dma_flag_clear
(
EMAC_DMA_TI_FLAG
);
}
/* clear normal interrupt */
emac_dma_flag_clear
(
EMAC_DMA_NIS_FLAG
);
/* clear dma error */
if
(
emac_dma_flag_get
(
EMAC_DMA_AIS_FLAG
)
!=
RESET
)
{
if
(
emac_dma_flag_get
(
EMAC_DMA_RBU_FLAG
)
!=
RESET
)
{
tx_is_waiting
=
RT_FALSE
;
rt_sem_release
(
&
tx_wait
);
emac_dma_flag_clear
(
EMAC_DMA_RBU_FLAG
);
}
if
(
emac_dma_flag_get
(
EMAC_DMA_OVF_FLAG
)
!=
RESET
)
{
emac_dma_flag_clear
(
EMAC_DMA_OVF_FLAG
);
}
emac_dma_flag_clear
(
EMAC_DMA_
TI
_FLAG
);
emac_dma_flag_clear
(
EMAC_DMA_
AIS
_FLAG
);
}
/* leave interrupt */
...
...
编辑
预览
Markdown
is supported
0%
请重试
或
添加新附件
.
添加附件
取消
You are about to add
0
people
to the discussion. Proceed with caution.
先完成此消息的编辑!
取消
想要评论请
注册
或
登录