Skip to content
体验新版
项目
组织
正在加载...
登录
切换导航
打开侧边栏
项目经理老王
Mace
提交
e583803b
Mace
项目概览
项目经理老王
/
Mace
与 Fork 源项目一致
Fork自
Xiaomi / Mace
通知
1
Star
0
Fork
0
代码
文件
提交
分支
Tags
贡献者
分支图
Diff
Issue
0
列表
看板
标记
里程碑
合并请求
0
DevOps
流水线
流水线任务
计划
Wiki
0
Wiki
分析
仓库
DevOps
项目成员
Pages
Mace
项目概览
项目概览
详情
发布
仓库
仓库
文件
提交
分支
标签
贡献者
分支图
比较
Issue
0
Issue
0
列表
看板
标记
里程碑
合并请求
0
合并请求
0
Pages
DevOps
DevOps
流水线
流水线任务
计划
分析
分析
仓库分析
DevOps
Wiki
0
Wiki
成员
成员
收起侧边栏
关闭侧边栏
动态
分支图
创建新Issue
流水线任务
提交
Issue看板
体验新版 GitCode,发现更多精彩内容 >>
提交
e583803b
编写于
9月 27, 2018
作者:
李
李寅
浏览文件
操作
浏览文件
下载
电子邮件补丁
差异文件
Make arm linux compiler happy for inline assembly
上级
028b4ab3
变更
3
显示空白变更内容
内联
并排
Showing
3 changed file
with
35 addition
and
34 deletion
+35
-34
.gitlab-ci.yml
.gitlab-ci.yml
+2
-1
mace/kernels/sgemm.cc
mace/kernels/sgemm.cc
+32
-32
mace/ops/infer_conv2d_shape.h
mace/ops/infer_conv2d_shape.h
+1
-1
未找到文件。
.gitlab-ci.yml
浏览文件 @
e583803b
...
...
@@ -73,6 +73,7 @@ platform_compatible_tests:
stage
:
platform_compatible_tests
script
:
-
bazel build mace/core:core --define openmp=true
-
bazel build --config arm_linux --define openmp=true --define opencl=true --define neon=true //mace/libmace:libmace.so
-
bazel build --config aarch64_linux --define openmp=true --define opencl=true --define neon=true //mace/libmace:libmace.so
build_libraries
:
...
...
@@ -86,7 +87,7 @@ ndk_versions_compatible_tests:
-
DEFAULT_NDK_PATH=$ANDROID_NDK_HOME
-
prefix_path=${DEFAULT_NDK_PATH%android-ndk-*}
-
>
for ndk in android-ndk-r15c android-ndk-r16 android-ndk-r17b;
for ndk in android-ndk-r1
2b android-ndk-r1
5c android-ndk-r16 android-ndk-r17b;
do
new_ndk_path=${prefix_path}${ndk};
if [ "$new_ndk_path" != "$DEFAULT_NDK_PATH" ]; then
...
...
mace/kernels/sgemm.cc
浏览文件 @
e583803b
...
...
@@ -488,34 +488,34 @@ void SGemm::RunPerBatch(const float *lhs_data,
"vld1.f32 {d22-d23}, [%[rhs_ptr]]!
\n
"
"vld1.f32 {d24-d25}, [%[rhs_ptr]]!
\n
"
"vmla.f32 %[c0], q10, d0[0]
\n
"
"vmla.f32 %[c1], q10, d0[1]
\n
"
"vmla.f32 %[c2], q10, d1[0]
\n
"
"vmla.f32 %[c3], q10, d1[1]
\n
"
"vmla.f32 %
q
[c0], q10, d0[0]
\n
"
"vmla.f32 %
q
[c1], q10, d0[1]
\n
"
"vmla.f32 %
q
[c2], q10, d1[0]
\n
"
"vmla.f32 %
q
[c3], q10, d1[1]
\n
"
"vld1.f32 {d6-d7}, [%[lhs_ptr]]!
\n
"
"vld1.f32 {d26-d27}, [%[rhs_ptr]]!
\n
"
"vmla.f32 %[c0], q11, d2[0]
\n
"
"vmla.f32 %[c1], q11, d2[1]
\n
"
"vmla.f32 %[c2], q11, d3[0]
\n
"
"vmla.f32 %[c3], q11, d3[1]
\n
"
"vmla.f32 %
q
[c0], q11, d2[0]
\n
"
"vmla.f32 %
q
[c1], q11, d2[1]
\n
"
"vmla.f32 %
q
[c2], q11, d3[0]
\n
"
"vmla.f32 %
q
[c3], q11, d3[1]
\n
"
"vld1.f32 {d8-d9}, [%[lhs_ptr]]!
\n
"
"vld1.f32 {d28-d29}, [%[rhs_ptr]]!
\n
"
"vmla.f32 %[c0], q12, d4[0]
\n
"
"vmla.f32 %[c1], q12, d4[1]
\n
"
"vmla.f32 %[c2], q12, d5[0]
\n
"
"vmla.f32 %[c3], q12, d5[1]
\n
"
"vmla.f32 %
q
[c0], q12, d4[0]
\n
"
"vmla.f32 %
q
[c1], q12, d4[1]
\n
"
"vmla.f32 %
q
[c2], q12, d5[0]
\n
"
"vmla.f32 %
q
[c3], q12, d5[1]
\n
"
"vld1.f32 {d10-d11}, [%[lhs_ptr]]!
\n
"
"vld1.f32 {d30-d31}, [%[rhs_ptr]]!
\n
"
"vmla.f32 %[c0], q13, d6[0]
\n
"
"vmla.f32 %[c1], q13, d6[1]
\n
"
"vmla.f32 %[c2], q13, d7[0]
\n
"
"vmla.f32 %[c3], q13, d7[1]
\n
"
"vmla.f32 %
q
[c0], q13, d6[0]
\n
"
"vmla.f32 %
q
[c1], q13, d6[1]
\n
"
"vmla.f32 %
q
[c2], q13, d7[0]
\n
"
"vmla.f32 %
q
[c3], q13, d7[1]
\n
"
"vld1.f32 {d0-d1}, [%[lhs_ptr]]!
\n
"
"vld1.f32 {d2-d3}, [%[lhs_ptr]]!
\n
"
...
...
@@ -523,27 +523,27 @@ void SGemm::RunPerBatch(const float *lhs_data,
"vld1.f32 {d20-d21}, [%[rhs_ptr]]!
\n
"
"vld1.f32 {d22-d23}, [%[rhs_ptr]]!
\n
"
"vmla.f32 %[c0], q14, d8[0]
\n
"
"vmla.f32 %[c1], q14, d8[1]
\n
"
"vmla.f32 %[c2], q14, d9[0]
\n
"
"vmla.f32 %[c3], q14, d9[1]
\n
"
"vmla.f32 %
q
[c0], q14, d8[0]
\n
"
"vmla.f32 %
q
[c1], q14, d8[1]
\n
"
"vmla.f32 %
q
[c2], q14, d9[0]
\n
"
"vmla.f32 %
q
[c3], q14, d9[1]
\n
"
"vmla.f32 %[c0], q15, d10[0]
\n
"
"vmla.f32 %[c1], q15, d10[1]
\n
"
"vmla.f32 %[c2], q15, d11[0]
\n
"
"vmla.f32 %[c3], q15, d11[1]
\n
"
"vmla.f32 %
q
[c0], q15, d10[0]
\n
"
"vmla.f32 %
q
[c1], q15, d10[1]
\n
"
"vmla.f32 %
q
[c2], q15, d11[0]
\n
"
"vmla.f32 %
q
[c3], q15, d11[1]
\n
"
"vmla.f32 %[c0], q10, d0[0]
\n
"
"vmla.f32 %[c1], q10, d0[1]
\n
"
"vmla.f32 %[c2], q10, d1[0]
\n
"
"vmla.f32 %[c3], q10, d1[1]
\n
"
"vmla.f32 %
q
[c0], q10, d0[0]
\n
"
"vmla.f32 %
q
[c1], q10, d0[1]
\n
"
"vmla.f32 %
q
[c2], q10, d1[0]
\n
"
"vmla.f32 %
q
[c3], q10, d1[1]
\n
"
"subs %[block_d], %[block_d], #1
\n
"
"vmla.f32 %[c0], q11, d2[0]
\n
"
"vmla.f32 %[c1], q11, d2[1]
\n
"
"vmla.f32 %[c2], q11, d3[0]
\n
"
"vmla.f32 %[c3], q11, d3[1]
\n
"
"vmla.f32 %
q
[c0], q11, d2[0]
\n
"
"vmla.f32 %
q
[c1], q11, d2[1]
\n
"
"vmla.f32 %
q
[c2], q11, d3[0]
\n
"
"vmla.f32 %
q
[c3], q11, d3[1]
\n
"
"bne 0b
\n
"
:
// outputs
...
...
mace/ops/infer_conv2d_shape.h
浏览文件 @
e583803b
...
...
@@ -41,7 +41,7 @@ class InferConv2dShapeOp : public Operator<D, T> {
OperatorBase
::
GetOptionalArg
<
int
>
(
"data_format"
,
0
);
const
bool
isNCHW
=
data_format
==
1
;
const
Padding
padding_type
=
Padding
padding_type
=
static_cast
<
Padding
>
(
OperatorBase
::
GetOptionalArg
<
int
>
(
"padding"
,
static_cast
<
int
>
(
SAME
)));
const
std
::
vector
<
int32_t
>
paddings
=
...
...
编辑
预览
Markdown
is supported
0%
请重试
或
添加新附件
.
添加附件
取消
You are about to add
0
people
to the discussion. Proceed with caution.
先完成此消息的编辑!
取消
想要评论请
注册
或
登录