Skip to content
体验新版
项目
组织
正在加载...
登录
切换导航
打开侧边栏
OS
U-Boot.Mirror
提交
9d1d6a34
U
U-Boot.Mirror
项目概览
OS
/
U-Boot.Mirror
通知
1
Star
0
Fork
0
代码
文件
提交
分支
Tags
贡献者
分支图
Diff
Issue
0
列表
看板
标记
里程碑
合并请求
0
DevOps
流水线
流水线任务
计划
Wiki
0
Wiki
分析
仓库
DevOps
项目成员
Pages
U
U-Boot.Mirror
项目概览
项目概览
详情
发布
仓库
仓库
文件
提交
分支
标签
贡献者
分支图
比较
Issue
0
Issue
0
列表
看板
标记
里程碑
合并请求
0
合并请求
0
Pages
DevOps
DevOps
流水线
流水线任务
计划
分析
分析
仓库分析
DevOps
Wiki
0
Wiki
成员
成员
收起侧边栏
关闭侧边栏
动态
分支图
创建新Issue
流水线任务
提交
Issue看板
体验新版 GitCode,发现更多精彩内容 >>
提交
9d1d6a34
编写于
4月 21, 2007
作者:
M
Michal Simek
浏览文件
操作
浏览文件
下载
电子邮件补丁
差异文件
Change ML401 parameters - Xilinx BSP
上级
342cd097
变更
2
显示空白变更内容
内联
并排
Showing
2 changed file
with
13 addition
and
13 deletion
+13
-13
board/xilinx/ml401/config.mk
board/xilinx/ml401/config.mk
+1
-1
board/xilinx/ml401/xparameters.h
board/xilinx/ml401/xparameters.h
+12
-12
未找到文件。
board/xilinx/ml401/config.mk
浏览文件 @
9d1d6a34
...
...
@@ -25,7 +25,7 @@
# Version: Xilinx EDK 6.3 EDK_Gmm.12.3
#
TEXT_BASE
=
0x
12
000000
TEXT_BASE
=
0x
29
000000
PLATFORM_CPPFLAGS
+=
-mno-xl-soft-mul
PLATFORM_CPPFLAGS
+=
-mno-xl-soft-div
...
...
board/xilinx/ml401/xparameters.h
浏览文件 @
9d1d6a34
...
...
@@ -27,41 +27,41 @@
*/
/* System Clock Frequency */
#define XILINX_CLOCK_FREQ
66666667
#define XILINX_CLOCK_FREQ
100000000
/* Interrupt controller is intc_0 */
#define XILINX_INTC_BASEADDR 0x
d1000fc
0
#define XILINX_INTC_NUM_INTR_INPUTS
12
#define XILINX_INTC_BASEADDR 0x
4120000
0
#define XILINX_INTC_NUM_INTR_INPUTS
4
/* Timer pheriphery is opb_timer_0 */
#define XILINX_TIMER_BASEADDR 0x
a20
00000
#define XILINX_TIMER_BASEADDR 0x
41c
00000
#define XILINX_TIMER_IRQ 0
/* Uart pheriphery is console_uart */
#define XILINX_UART_BASEADDR 0x
a00
00000
#define XILINX_UART_BASEADDR 0x
406
00000
#define XILINX_UART_BAUDRATE 115200
/* GPIO is opb_gpio_0*/
#define XILINX_GPIO_BASEADDR 0x90000000
/* Flash Memory is opb_emc_0 */
#define XILINX_FLASH_START 0x2
8
000000
#define XILINX_FLASH_START 0x2
c
000000
#define XILINX_FLASH_SIZE 0x00800000
/* Main Memory is plb_ddr_0 */
#define XILINX_RAM_START 0x
10
000000
#define XILINX_RAM_SIZE 0x
10
000000
#define XILINX_RAM_START 0x
28
000000
#define XILINX_RAM_SIZE 0x
04
000000
/* Sysace Controller is opb_sysace_0 */
#define XILINX_SYSACE_BASEADDR 0x
CF0
00000
#define XILINX_SYSACE_HIGHADDR 0x
CF0001
FF
#define XILINX_SYSACE_BASEADDR 0x
418
00000
#define XILINX_SYSACE_HIGHADDR 0x
4180FF
FF
#define XILINX_SYSACE_MEM_WIDTH 16
/* Ethernet controller is opb_ethernet_0 */
#define XPAR_XEMAC_NUM_INSTANCES 1
#define XPAR_OPB_ETHERNET_0_DEVICE_ID 0
#define XPAR_OPB_ETHERNET_0_BASEADDR 0x
600
00000
#define XPAR_OPB_ETHERNET_0_HIGHADDR 0x
60003
FFF
#define XPAR_OPB_ETHERNET_0_BASEADDR 0x
40c
00000
#define XPAR_OPB_ETHERNET_0_HIGHADDR 0x
40c0f
FFF
#define XPAR_OPB_ETHERNET_0_DMA_PRESENT 1
#define XPAR_OPB_ETHERNET_0_ERR_COUNT_EXIST 1
#define XPAR_OPB_ETHERNET_0_MII_EXIST 1
编辑
预览
Markdown
is supported
0%
请重试
或
添加新附件
.
添加附件
取消
You are about to add
0
people
to the discussion. Proceed with caution.
先完成此消息的编辑!
取消
想要评论请
注册
或
登录