Skip to content
体验新版
项目
组织
正在加载...
登录
切换导航
打开侧边栏
OpenHarmony
kernel_linux
提交
f94f87ab
K
kernel_linux
项目概览
OpenHarmony
/
kernel_linux
上一次同步 4 年多
通知
15
Star
8
Fork
2
代码
文件
提交
分支
Tags
贡献者
分支图
Diff
Issue
0
列表
看板
标记
里程碑
合并请求
0
DevOps
流水线
流水线任务
计划
Wiki
0
Wiki
分析
仓库
DevOps
项目成员
Pages
K
kernel_linux
项目概览
项目概览
详情
发布
仓库
仓库
文件
提交
分支
标签
贡献者
分支图
比较
Issue
0
Issue
0
列表
看板
标记
里程碑
合并请求
0
合并请求
0
Pages
DevOps
DevOps
流水线
流水线任务
计划
分析
分析
仓库分析
DevOps
Wiki
0
Wiki
成员
成员
收起侧边栏
关闭侧边栏
动态
分支图
创建新Issue
流水线任务
提交
Issue看板
提交
f94f87ab
编写于
9月 22, 2015
作者:
T
Thomas Gleixner
浏览文件
操作
浏览文件
下载
差异文件
Merge branch 'irq/urgent' into irq/core
Get the urgent bugfix for aic5 as further patches depend on it.
上级
afbbd233
d32dc9aa
变更
1
显示空白变更内容
内联
并排
Showing
1 changed file
with
16 addition
and
8 deletion
+16
-8
drivers/irqchip/irq-atmel-aic5.c
drivers/irqchip/irq-atmel-aic5.c
+16
-8
未找到文件。
drivers/irqchip/irq-atmel-aic5.c
浏览文件 @
f94f87ab
...
...
@@ -88,28 +88,36 @@ static void aic5_mask(struct irq_data *d)
{
struct
irq_domain
*
domain
=
d
->
domain
;
struct
irq_domain_chip_generic
*
dgc
=
domain
->
gc
;
struct
irq_chip_generic
*
gc
=
dgc
->
gc
[
0
];
struct
irq_chip_generic
*
bgc
=
dgc
->
gc
[
0
];
struct
irq_chip_generic
*
gc
=
irq_data_get_irq_chip_data
(
d
);
/* Disable interrupt on AIC5 */
irq_gc_lock
(
gc
);
/*
* Disable interrupt on AIC5. We always take the lock of the
* first irq chip as all chips share the same registers.
*/
irq_gc_lock
(
bgc
);
irq_reg_writel
(
gc
,
d
->
hwirq
,
AT91_AIC5_SSR
);
irq_reg_writel
(
gc
,
1
,
AT91_AIC5_IDCR
);
gc
->
mask_cache
&=
~
d
->
mask
;
irq_gc_unlock
(
gc
);
irq_gc_unlock
(
b
gc
);
}
static
void
aic5_unmask
(
struct
irq_data
*
d
)
{
struct
irq_domain
*
domain
=
d
->
domain
;
struct
irq_domain_chip_generic
*
dgc
=
domain
->
gc
;
struct
irq_chip_generic
*
gc
=
dgc
->
gc
[
0
];
struct
irq_chip_generic
*
bgc
=
dgc
->
gc
[
0
];
struct
irq_chip_generic
*
gc
=
irq_data_get_irq_chip_data
(
d
);
/* Enable interrupt on AIC5 */
irq_gc_lock
(
gc
);
/*
* Enable interrupt on AIC5. We always take the lock of the
* first irq chip as all chips share the same registers.
*/
irq_gc_lock
(
bgc
);
irq_reg_writel
(
gc
,
d
->
hwirq
,
AT91_AIC5_SSR
);
irq_reg_writel
(
gc
,
1
,
AT91_AIC5_IECR
);
gc
->
mask_cache
|=
d
->
mask
;
irq_gc_unlock
(
gc
);
irq_gc_unlock
(
b
gc
);
}
static
int
aic5_retrigger
(
struct
irq_data
*
d
)
...
...
编辑
预览
Markdown
is supported
0%
请重试
或
添加新附件
.
添加附件
取消
You are about to add
0
people
to the discussion. Proceed with caution.
先完成此消息的编辑!
取消
想要评论请
注册
或
登录