Skip to content
体验新版
项目
组织
正在加载...
登录
切换导航
打开侧边栏
OpenHarmony
kernel_linux
提交
c3a005f4
K
kernel_linux
项目概览
OpenHarmony
/
kernel_linux
上一次同步 3 年多
通知
13
Star
8
Fork
2
代码
文件
提交
分支
Tags
贡献者
分支图
Diff
Issue
0
列表
看板
标记
里程碑
合并请求
0
DevOps
流水线
流水线任务
计划
Wiki
0
Wiki
分析
仓库
DevOps
项目成员
Pages
K
kernel_linux
项目概览
项目概览
详情
发布
仓库
仓库
文件
提交
分支
标签
贡献者
分支图
比较
Issue
0
Issue
0
列表
看板
标记
里程碑
合并请求
0
合并请求
0
Pages
DevOps
DevOps
流水线
流水线任务
计划
分析
分析
仓库分析
DevOps
Wiki
0
Wiki
成员
成员
收起侧边栏
关闭侧边栏
动态
分支图
创建新Issue
流水线任务
提交
Issue看板
提交
c3a005f4
编写于
7月 27, 2007
作者:
K
Kevin D. Kissell
提交者:
Ralf Baechle
7月 31, 2007
浏览文件
操作
浏览文件
下载
电子邮件补丁
差异文件
[MIPS] SMTC: Safety net for i8259A interrupts.
Signed-off-by:
N
Ralf Baechle
<
ralf@linux-mips.org
>
上级
efaa534e
变更
1
显示空白变更内容
内联
并排
Showing
1 changed file
with
12 addition
and
0 deletion
+12
-0
arch/mips/mips-boards/malta/malta_int.c
arch/mips/mips-boards/malta/malta_int.c
+12
-0
未找到文件。
arch/mips/mips-boards/malta/malta_int.c
浏览文件 @
c3a005f4
...
...
@@ -330,6 +330,18 @@ void __init arch_init_irq(void)
(
0x100
<<
MIPSCPU_INT_I8259A
));
setup_irq_smtc
(
MIPS_CPU_IRQ_BASE
+
MIPSCPU_INT_COREHI
,
&
corehi_irqaction
,
(
0x100
<<
MIPSCPU_INT_COREHI
));
/*
* Temporary hack to ensure that the subsidiary device
* interrupts coing in via the i8259A, but associated
* with low IRQ numbers, will restore the Status.IM
* value associated with the i8259A.
*/
{
int
i
;
for
(
i
=
0
;
i
<
16
;
i
++
)
irq_hwmask
[
i
]
=
(
0x100
<<
MIPSCPU_INT_I8259A
);
}
#else
/* Not SMTC */
setup_irq
(
MIPS_CPU_IRQ_BASE
+
MIPSCPU_INT_I8259A
,
&
i8259irq
);
setup_irq
(
MIPS_CPU_IRQ_BASE
+
MIPSCPU_INT_COREHI
,
&
corehi_irqaction
);
...
...
编辑
预览
Markdown
is supported
0%
请重试
或
添加新附件
.
添加附件
取消
You are about to add
0
people
to the discussion. Proceed with caution.
先完成此消息的编辑!
取消
想要评论请
注册
或
登录