Skip to content
体验新版
项目
组织
正在加载...
登录
切换导航
打开侧边栏
openeuler
qemu
提交
941694d0
Q
qemu
项目概览
openeuler
/
qemu
通知
10
Star
0
Fork
0
代码
文件
提交
分支
Tags
贡献者
分支图
Diff
Issue
0
列表
看板
标记
里程碑
合并请求
0
Wiki
0
Wiki
分析
仓库
DevOps
项目成员
Pages
Q
qemu
项目概览
项目概览
详情
发布
仓库
仓库
文件
提交
分支
标签
贡献者
分支图
比较
Issue
0
Issue
0
列表
看板
标记
里程碑
合并请求
0
合并请求
0
Pages
分析
分析
仓库分析
DevOps
Wiki
0
Wiki
成员
成员
收起侧边栏
关闭侧边栏
动态
分支图
创建新Issue
提交
Issue看板
体验新版 GitCode,发现更多精彩内容 >>
提交
941694d0
编写于
9月 28, 2009
作者:
A
Aurelien Jarno
浏览文件
操作
浏览文件
下载
电子邮件补丁
差异文件
target-mips: make sure constants are in the second argument
Signed-off-by:
N
Aurelien Jarno
<
aurelien@aurel32.net
>
上级
cc739bb0
变更
1
显示空白变更内容
内联
并排
Showing
1 changed file
with
7 addition
and
7 deletion
+7
-7
target-mips/translate.c
target-mips/translate.c
+7
-7
未找到文件。
target-mips/translate.c
浏览文件 @
941694d0
...
...
@@ -803,9 +803,9 @@ generate_exception (DisasContext *ctx, int excp)
}
/* Addresses computation */
static
inline
void
gen_op_addr_add
(
DisasContext
*
ctx
,
TCGv
t0
,
TCGv
t
1
)
static
inline
void
gen_op_addr_add
(
DisasContext
*
ctx
,
TCGv
ret
,
TCGv
arg0
,
TCGv
arg
1
)
{
tcg_gen_add_tl
(
t0
,
t0
,
t
1
);
tcg_gen_add_tl
(
ret
,
arg0
,
arg
1
);
#if defined(TARGET_MIPS64)
/* For compatibility with 32-bit code, data reference in user mode
...
...
@@ -813,7 +813,7 @@ static inline void gen_op_addr_add (DisasContext *ctx, TCGv t0, TCGv t1)
See the MIPS64 PRA manual, section 4.10. */
if
(((
ctx
->
hflags
&
MIPS_HFLAG_KSU
)
==
MIPS_HFLAG_UM
)
&&
!
(
ctx
->
hflags
&
MIPS_HFLAG_UX
))
{
tcg_gen_ext32s_i64
(
t0
,
t0
);
tcg_gen_ext32s_i64
(
ret
,
ret
);
}
#endif
}
...
...
@@ -1005,7 +1005,7 @@ static void gen_ldst (DisasContext *ctx, uint32_t opc, int rt,
gen_load_gpr
(
t0
,
base
);
}
else
{
tcg_gen_movi_tl
(
t0
,
offset
);
gen_op_addr_add
(
ctx
,
t0
,
cpu_gpr
[
base
]);
gen_op_addr_add
(
ctx
,
t0
,
cpu_gpr
[
base
]
,
t0
);
}
/* Don't do NOP if destination is zero: we must perform the actual
memory access. */
...
...
@@ -1163,7 +1163,7 @@ static void gen_st_cond (DisasContext *ctx, uint32_t opc, int rt,
gen_load_gpr
(
t0
,
base
);
}
else
{
tcg_gen_movi_tl
(
t0
,
offset
);
gen_op_addr_add
(
ctx
,
t0
,
cpu_gpr
[
base
]);
gen_op_addr_add
(
ctx
,
t0
,
cpu_gpr
[
base
]
,
t0
);
}
/* Don't do NOP if destination is zero: we must perform the actual
memory access. */
...
...
@@ -1202,7 +1202,7 @@ static void gen_flt_ldst (DisasContext *ctx, uint32_t opc, int ft,
gen_load_gpr
(
t0
,
base
);
}
else
{
tcg_gen_movi_tl
(
t0
,
offset
);
gen_op_addr_add
(
ctx
,
t0
,
cpu_gpr
[
base
]);
gen_op_addr_add
(
ctx
,
t0
,
cpu_gpr
[
base
]
,
t0
);
}
/* Don't do NOP if destination is zero: we must perform the actual
memory access. */
...
...
@@ -7264,7 +7264,7 @@ static void gen_flt3_ldst (DisasContext *ctx, uint32_t opc,
gen_load_gpr
(
t0
,
base
);
}
else
{
gen_load_gpr
(
t0
,
index
);
gen_op_addr_add
(
ctx
,
t0
,
cpu_gpr
[
base
]);
gen_op_addr_add
(
ctx
,
t0
,
cpu_gpr
[
base
]
,
t0
);
}
/* Don't do NOP if destination is zero: we must perform the actual
memory access. */
...
...
编辑
预览
Markdown
is supported
0%
请重试
或
添加新附件
.
添加附件
取消
You are about to add
0
people
to the discussion. Proceed with caution.
先完成此消息的编辑!
取消
想要评论请
注册
或
登录