Skip to content
体验新版
项目
组织
正在加载...
登录
切换导航
打开侧边栏
openeuler
Kernel
提交
8d5fb297
K
Kernel
项目概览
openeuler
/
Kernel
大约 1 年 前同步成功
通知
7
Star
0
Fork
0
代码
文件
提交
分支
Tags
贡献者
分支图
Diff
Issue
0
列表
看板
标记
里程碑
合并请求
0
DevOps
流水线
流水线任务
计划
Wiki
0
Wiki
分析
仓库
DevOps
项目成员
Pages
K
Kernel
项目概览
项目概览
详情
发布
仓库
仓库
文件
提交
分支
标签
贡献者
分支图
比较
Issue
0
Issue
0
列表
看板
标记
里程碑
合并请求
0
合并请求
0
Pages
DevOps
DevOps
流水线
流水线任务
计划
分析
分析
仓库分析
DevOps
Wiki
0
Wiki
成员
成员
收起侧边栏
关闭侧边栏
动态
分支图
创建新Issue
流水线任务
提交
Issue看板
提交
8d5fb297
编写于
11月 08, 2007
作者:
P
Paul Mundt
浏览文件
操作
浏览文件
下载
电子邮件补丁
差异文件
sh: Split out cache status bits per-CPU family.
Signed-off-by:
N
Paul Mundt
<
lethal@linux-sh.org
>
上级
5a668651
变更
5
显示空白变更内容
内联
并排
Showing
5 changed file
with
20 addition
and
5 deletion
+20
-5
include/asm-sh/cache.h
include/asm-sh/cache.h
+0
-5
include/asm-sh/cpu-sh2/cache.h
include/asm-sh/cpu-sh2/cache.h
+5
-0
include/asm-sh/cpu-sh2a/cache.h
include/asm-sh/cpu-sh2a/cache.h
+5
-0
include/asm-sh/cpu-sh3/cache.h
include/asm-sh/cpu-sh3/cache.h
+5
-0
include/asm-sh/cpu-sh4/cache.h
include/asm-sh/cpu-sh4/cache.h
+5
-0
未找到文件。
include/asm-sh/cache.h
浏览文件 @
8d5fb297
...
...
@@ -12,11 +12,6 @@
#include <linux/init.h>
#include <asm/cpu/cache.h>
#define SH_CACHE_VALID 1
#define SH_CACHE_UPDATED 2
#define SH_CACHE_COMBINED 4
#define SH_CACHE_ASSOC 8
#define L1_CACHE_BYTES (1 << L1_CACHE_SHIFT)
#define __read_mostly __attribute__((__section__(".data.read_mostly")))
...
...
include/asm-sh/cpu-sh2/cache.h
浏览文件 @
8d5fb297
...
...
@@ -12,6 +12,11 @@
#define L1_CACHE_SHIFT 4
#define SH_CACHE_VALID 1
#define SH_CACHE_UPDATED 2
#define SH_CACHE_COMBINED 4
#define SH_CACHE_ASSOC 8
#if defined(CONFIG_CPU_SUBTYPE_SH7619)
#define CCR1 0xffffffec
#define CCR CCR1
...
...
include/asm-sh/cpu-sh2a/cache.h
浏览文件 @
8d5fb297
...
...
@@ -12,6 +12,11 @@
#define L1_CACHE_SHIFT 4
#define SH_CACHE_VALID 1
#define SH_CACHE_UPDATED 2
#define SH_CACHE_COMBINED 4
#define SH_CACHE_ASSOC 8
#define CCR1 0xfffc1000
#define CCR2 0xfffc1004
...
...
include/asm-sh/cpu-sh3/cache.h
浏览文件 @
8d5fb297
...
...
@@ -12,6 +12,11 @@
#define L1_CACHE_SHIFT 4
#define SH_CACHE_VALID 1
#define SH_CACHE_UPDATED 2
#define SH_CACHE_COMBINED 4
#define SH_CACHE_ASSOC 8
#define CCR 0xffffffec
/* Address of Cache Control Register */
#define CCR_CACHE_CE 0x01
/* Cache Enable */
...
...
include/asm-sh/cpu-sh4/cache.h
浏览文件 @
8d5fb297
...
...
@@ -12,6 +12,11 @@
#define L1_CACHE_SHIFT 5
#define SH_CACHE_VALID 1
#define SH_CACHE_UPDATED 2
#define SH_CACHE_COMBINED 4
#define SH_CACHE_ASSOC 8
#define CCR 0xff00001c
/* Address of Cache Control Register */
#define CCR_CACHE_OCE 0x0001
/* Operand Cache Enable */
#define CCR_CACHE_WT 0x0002
/* Write-Through (for P0,U0,P3) (else writeback)*/
...
...
编辑
预览
Markdown
is supported
0%
请重试
或
添加新附件
.
添加附件
取消
You are about to add
0
people
to the discussion. Proceed with caution.
先完成此消息的编辑!
取消
想要评论请
注册
或
登录