提交 733770d4 编写于 作者: F Fan Fei 提交者: Bjorn Helgaas

PCI: intel-gw: Rename intel_pcie_port to intel_pcie

Rename struct intel_pcie_port to intel_pcie to match the convention of
<driver>_pcie. No functional change intended.

Link: https://lore.kernel.org/r/20211223011054.1227810-11-helgaas@kernel.orgSigned-off-by: NFan Fei <ffclaire1224@gmail.com>
Signed-off-by: NBjorn Helgaas <bhelgaas@google.com>
Cc: Rahul Tanwar <rtanwar@maxlinear.com>
上级 19e86382
...@@ -62,7 +62,7 @@ struct intel_pcie_soc { ...@@ -62,7 +62,7 @@ struct intel_pcie_soc {
unsigned int pcie_ver; unsigned int pcie_ver;
}; };
struct intel_pcie_port { struct intel_pcie {
struct dw_pcie pci; struct dw_pcie pci;
void __iomem *app_base; void __iomem *app_base;
struct gpio_desc *reset_gpio; struct gpio_desc *reset_gpio;
...@@ -83,53 +83,53 @@ static void pcie_update_bits(void __iomem *base, u32 ofs, u32 mask, u32 val) ...@@ -83,53 +83,53 @@ static void pcie_update_bits(void __iomem *base, u32 ofs, u32 mask, u32 val)
writel(val, base + ofs); writel(val, base + ofs);
} }
static inline void pcie_app_wr(struct intel_pcie_port *lpp, u32 ofs, u32 val) static inline void pcie_app_wr(struct intel_pcie *pcie, u32 ofs, u32 val)
{ {
writel(val, lpp->app_base + ofs); writel(val, pcie->app_base + ofs);
} }
static void pcie_app_wr_mask(struct intel_pcie_port *lpp, u32 ofs, static void pcie_app_wr_mask(struct intel_pcie *pcie, u32 ofs,
u32 mask, u32 val) u32 mask, u32 val)
{ {
pcie_update_bits(lpp->app_base, ofs, mask, val); pcie_update_bits(pcie->app_base, ofs, mask, val);
} }
static inline u32 pcie_rc_cfg_rd(struct intel_pcie_port *lpp, u32 ofs) static inline u32 pcie_rc_cfg_rd(struct intel_pcie *pcie, u32 ofs)
{ {
return dw_pcie_readl_dbi(&lpp->pci, ofs); return dw_pcie_readl_dbi(&pcie->pci, ofs);
} }
static inline void pcie_rc_cfg_wr(struct intel_pcie_port *lpp, u32 ofs, u32 val) static inline void pcie_rc_cfg_wr(struct intel_pcie *pcie, u32 ofs, u32 val)
{ {
dw_pcie_writel_dbi(&lpp->pci, ofs, val); dw_pcie_writel_dbi(&pcie->pci, ofs, val);
} }
static void pcie_rc_cfg_wr_mask(struct intel_pcie_port *lpp, u32 ofs, static void pcie_rc_cfg_wr_mask(struct intel_pcie *pcie, u32 ofs,
u32 mask, u32 val) u32 mask, u32 val)
{ {
pcie_update_bits(lpp->pci.dbi_base, ofs, mask, val); pcie_update_bits(pcie->pci.dbi_base, ofs, mask, val);
} }
static void intel_pcie_ltssm_enable(struct intel_pcie_port *lpp) static void intel_pcie_ltssm_enable(struct intel_pcie *pcie)
{ {
pcie_app_wr_mask(lpp, PCIE_APP_CCR, PCIE_APP_CCR_LTSSM_ENABLE, pcie_app_wr_mask(pcie, PCIE_APP_CCR, PCIE_APP_CCR_LTSSM_ENABLE,
PCIE_APP_CCR_LTSSM_ENABLE); PCIE_APP_CCR_LTSSM_ENABLE);
} }
static void intel_pcie_ltssm_disable(struct intel_pcie_port *lpp) static void intel_pcie_ltssm_disable(struct intel_pcie *pcie)
{ {
pcie_app_wr_mask(lpp, PCIE_APP_CCR, PCIE_APP_CCR_LTSSM_ENABLE, 0); pcie_app_wr_mask(pcie, PCIE_APP_CCR, PCIE_APP_CCR_LTSSM_ENABLE, 0);
} }
static void intel_pcie_link_setup(struct intel_pcie_port *lpp) static void intel_pcie_link_setup(struct intel_pcie *pcie)
{ {
u32 val; u32 val;
u8 offset = dw_pcie_find_capability(&lpp->pci, PCI_CAP_ID_EXP); u8 offset = dw_pcie_find_capability(&pcie->pci, PCI_CAP_ID_EXP);
val = pcie_rc_cfg_rd(lpp, offset + PCI_EXP_LNKCTL); val = pcie_rc_cfg_rd(pcie, offset + PCI_EXP_LNKCTL);
val &= ~(PCI_EXP_LNKCTL_LD | PCI_EXP_LNKCTL_ASPMC); val &= ~(PCI_EXP_LNKCTL_LD | PCI_EXP_LNKCTL_ASPMC);
pcie_rc_cfg_wr(lpp, offset + PCI_EXP_LNKCTL, val); pcie_rc_cfg_wr(pcie, offset + PCI_EXP_LNKCTL, val);
} }
static void intel_pcie_init_n_fts(struct dw_pcie *pci) static void intel_pcie_init_n_fts(struct dw_pcie *pci)
...@@ -148,14 +148,14 @@ static void intel_pcie_init_n_fts(struct dw_pcie *pci) ...@@ -148,14 +148,14 @@ static void intel_pcie_init_n_fts(struct dw_pcie *pci)
pci->n_fts[0] = PORT_AFR_N_FTS_GEN12_DFT; pci->n_fts[0] = PORT_AFR_N_FTS_GEN12_DFT;
} }
static int intel_pcie_ep_rst_init(struct intel_pcie_port *lpp) static int intel_pcie_ep_rst_init(struct intel_pcie *pcie)
{ {
struct device *dev = lpp->pci.dev; struct device *dev = pcie->pci.dev;
int ret; int ret;
lpp->reset_gpio = devm_gpiod_get(dev, "reset", GPIOD_OUT_LOW); pcie->reset_gpio = devm_gpiod_get(dev, "reset", GPIOD_OUT_LOW);
if (IS_ERR(lpp->reset_gpio)) { if (IS_ERR(pcie->reset_gpio)) {
ret = PTR_ERR(lpp->reset_gpio); ret = PTR_ERR(pcie->reset_gpio);
if (ret != -EPROBE_DEFER) if (ret != -EPROBE_DEFER)
dev_err(dev, "Failed to request PCIe GPIO: %d\n", ret); dev_err(dev, "Failed to request PCIe GPIO: %d\n", ret);
return ret; return ret;
...@@ -167,19 +167,19 @@ static int intel_pcie_ep_rst_init(struct intel_pcie_port *lpp) ...@@ -167,19 +167,19 @@ static int intel_pcie_ep_rst_init(struct intel_pcie_port *lpp)
return 0; return 0;
} }
static void intel_pcie_core_rst_assert(struct intel_pcie_port *lpp) static void intel_pcie_core_rst_assert(struct intel_pcie *pcie)
{ {
reset_control_assert(lpp->core_rst); reset_control_assert(pcie->core_rst);
} }
static void intel_pcie_core_rst_deassert(struct intel_pcie_port *lpp) static void intel_pcie_core_rst_deassert(struct intel_pcie *pcie)
{ {
/* /*
* One micro-second delay to make sure the reset pulse * One micro-second delay to make sure the reset pulse
* wide enough so that core reset is clean. * wide enough so that core reset is clean.
*/ */
udelay(1); udelay(1);
reset_control_deassert(lpp->core_rst); reset_control_deassert(pcie->core_rst);
/* /*
* Some SoC core reset also reset PHY, more delay needed * Some SoC core reset also reset PHY, more delay needed
...@@ -188,58 +188,58 @@ static void intel_pcie_core_rst_deassert(struct intel_pcie_port *lpp) ...@@ -188,58 +188,58 @@ static void intel_pcie_core_rst_deassert(struct intel_pcie_port *lpp)
usleep_range(1000, 2000); usleep_range(1000, 2000);
} }
static void intel_pcie_device_rst_assert(struct intel_pcie_port *lpp) static void intel_pcie_device_rst_assert(struct intel_pcie *pcie)
{ {
gpiod_set_value_cansleep(lpp->reset_gpio, 1); gpiod_set_value_cansleep(pcie->reset_gpio, 1);
} }
static void intel_pcie_device_rst_deassert(struct intel_pcie_port *lpp) static void intel_pcie_device_rst_deassert(struct intel_pcie *pcie)
{ {
msleep(lpp->rst_intrvl); msleep(pcie->rst_intrvl);
gpiod_set_value_cansleep(lpp->reset_gpio, 0); gpiod_set_value_cansleep(pcie->reset_gpio, 0);
} }
static void intel_pcie_core_irq_disable(struct intel_pcie_port *lpp) static void intel_pcie_core_irq_disable(struct intel_pcie *pcie)
{ {
pcie_app_wr(lpp, PCIE_APP_IRNEN, 0); pcie_app_wr(pcie, PCIE_APP_IRNEN, 0);
pcie_app_wr(lpp, PCIE_APP_IRNCR, PCIE_APP_IRN_INT); pcie_app_wr(pcie, PCIE_APP_IRNCR, PCIE_APP_IRN_INT);
} }
static int intel_pcie_get_resources(struct platform_device *pdev) static int intel_pcie_get_resources(struct platform_device *pdev)
{ {
struct intel_pcie_port *lpp = platform_get_drvdata(pdev); struct intel_pcie *pcie = platform_get_drvdata(pdev);
struct dw_pcie *pci = &lpp->pci; struct dw_pcie *pci = &pcie->pci;
struct device *dev = pci->dev; struct device *dev = pci->dev;
int ret; int ret;
lpp->core_clk = devm_clk_get(dev, NULL); pcie->core_clk = devm_clk_get(dev, NULL);
if (IS_ERR(lpp->core_clk)) { if (IS_ERR(pcie->core_clk)) {
ret = PTR_ERR(lpp->core_clk); ret = PTR_ERR(pcie->core_clk);
if (ret != -EPROBE_DEFER) if (ret != -EPROBE_DEFER)
dev_err(dev, "Failed to get clks: %d\n", ret); dev_err(dev, "Failed to get clks: %d\n", ret);
return ret; return ret;
} }
lpp->core_rst = devm_reset_control_get(dev, NULL); pcie->core_rst = devm_reset_control_get(dev, NULL);
if (IS_ERR(lpp->core_rst)) { if (IS_ERR(pcie->core_rst)) {
ret = PTR_ERR(lpp->core_rst); ret = PTR_ERR(pcie->core_rst);
if (ret != -EPROBE_DEFER) if (ret != -EPROBE_DEFER)
dev_err(dev, "Failed to get resets: %d\n", ret); dev_err(dev, "Failed to get resets: %d\n", ret);
return ret; return ret;
} }
ret = device_property_read_u32(dev, "reset-assert-ms", ret = device_property_read_u32(dev, "reset-assert-ms",
&lpp->rst_intrvl); &pcie->rst_intrvl);
if (ret) if (ret)
lpp->rst_intrvl = RESET_INTERVAL_MS; pcie->rst_intrvl = RESET_INTERVAL_MS;
lpp->app_base = devm_platform_ioremap_resource_byname(pdev, "app"); pcie->app_base = devm_platform_ioremap_resource_byname(pdev, "app");
if (IS_ERR(lpp->app_base)) if (IS_ERR(pcie->app_base))
return PTR_ERR(lpp->app_base); return PTR_ERR(pcie->app_base);
lpp->phy = devm_phy_get(dev, "pcie"); pcie->phy = devm_phy_get(dev, "pcie");
if (IS_ERR(lpp->phy)) { if (IS_ERR(pcie->phy)) {
ret = PTR_ERR(lpp->phy); ret = PTR_ERR(pcie->phy);
if (ret != -EPROBE_DEFER) if (ret != -EPROBE_DEFER)
dev_err(dev, "Couldn't get pcie-phy: %d\n", ret); dev_err(dev, "Couldn't get pcie-phy: %d\n", ret);
return ret; return ret;
...@@ -248,137 +248,137 @@ static int intel_pcie_get_resources(struct platform_device *pdev) ...@@ -248,137 +248,137 @@ static int intel_pcie_get_resources(struct platform_device *pdev)
return 0; return 0;
} }
static int intel_pcie_wait_l2(struct intel_pcie_port *lpp) static int intel_pcie_wait_l2(struct intel_pcie *pcie)
{ {
u32 value; u32 value;
int ret; int ret;
struct dw_pcie *pci = &lpp->pci; struct dw_pcie *pci = &pcie->pci;
if (pci->link_gen < 3) if (pci->link_gen < 3)
return 0; return 0;
/* Send PME_TURN_OFF message */ /* Send PME_TURN_OFF message */
pcie_app_wr_mask(lpp, PCIE_APP_MSG_CR, PCIE_APP_MSG_XMT_PM_TURNOFF, pcie_app_wr_mask(pcie, PCIE_APP_MSG_CR, PCIE_APP_MSG_XMT_PM_TURNOFF,
PCIE_APP_MSG_XMT_PM_TURNOFF); PCIE_APP_MSG_XMT_PM_TURNOFF);
/* Read PMC status and wait for falling into L2 link state */ /* Read PMC status and wait for falling into L2 link state */
ret = readl_poll_timeout(lpp->app_base + PCIE_APP_PMC, value, ret = readl_poll_timeout(pcie->app_base + PCIE_APP_PMC, value,
value & PCIE_APP_PMC_IN_L2, 20, value & PCIE_APP_PMC_IN_L2, 20,
jiffies_to_usecs(5 * HZ)); jiffies_to_usecs(5 * HZ));
if (ret) if (ret)
dev_err(lpp->pci.dev, "PCIe link enter L2 timeout!\n"); dev_err(pcie->pci.dev, "PCIe link enter L2 timeout!\n");
return ret; return ret;
} }
static void intel_pcie_turn_off(struct intel_pcie_port *lpp) static void intel_pcie_turn_off(struct intel_pcie *pcie)
{ {
if (dw_pcie_link_up(&lpp->pci)) if (dw_pcie_link_up(&pcie->pci))
intel_pcie_wait_l2(lpp); intel_pcie_wait_l2(pcie);
/* Put endpoint device in reset state */ /* Put endpoint device in reset state */
intel_pcie_device_rst_assert(lpp); intel_pcie_device_rst_assert(pcie);
pcie_rc_cfg_wr_mask(lpp, PCI_COMMAND, PCI_COMMAND_MEMORY, 0); pcie_rc_cfg_wr_mask(pcie, PCI_COMMAND, PCI_COMMAND_MEMORY, 0);
} }
static int intel_pcie_host_setup(struct intel_pcie_port *lpp) static int intel_pcie_host_setup(struct intel_pcie *pcie)
{ {
int ret; int ret;
struct dw_pcie *pci = &lpp->pci; struct dw_pcie *pci = &pcie->pci;
intel_pcie_core_rst_assert(lpp); intel_pcie_core_rst_assert(pcie);
intel_pcie_device_rst_assert(lpp); intel_pcie_device_rst_assert(pcie);
ret = phy_init(lpp->phy); ret = phy_init(pcie->phy);
if (ret) if (ret)
return ret; return ret;
intel_pcie_core_rst_deassert(lpp); intel_pcie_core_rst_deassert(pcie);
ret = clk_prepare_enable(lpp->core_clk); ret = clk_prepare_enable(pcie->core_clk);
if (ret) { if (ret) {
dev_err(lpp->pci.dev, "Core clock enable failed: %d\n", ret); dev_err(pcie->pci.dev, "Core clock enable failed: %d\n", ret);
goto clk_err; goto clk_err;
} }
pci->atu_base = pci->dbi_base + 0xC0000; pci->atu_base = pci->dbi_base + 0xC0000;
intel_pcie_ltssm_disable(lpp); intel_pcie_ltssm_disable(pcie);
intel_pcie_link_setup(lpp); intel_pcie_link_setup(pcie);
intel_pcie_init_n_fts(pci); intel_pcie_init_n_fts(pci);
dw_pcie_setup_rc(&pci->pp); dw_pcie_setup_rc(&pci->pp);
dw_pcie_upconfig_setup(pci); dw_pcie_upconfig_setup(pci);
intel_pcie_device_rst_deassert(lpp); intel_pcie_device_rst_deassert(pcie);
intel_pcie_ltssm_enable(lpp); intel_pcie_ltssm_enable(pcie);
ret = dw_pcie_wait_for_link(pci); ret = dw_pcie_wait_for_link(pci);
if (ret) if (ret)
goto app_init_err; goto app_init_err;
/* Enable integrated interrupts */ /* Enable integrated interrupts */
pcie_app_wr_mask(lpp, PCIE_APP_IRNEN, PCIE_APP_IRN_INT, pcie_app_wr_mask(pcie, PCIE_APP_IRNEN, PCIE_APP_IRN_INT,
PCIE_APP_IRN_INT); PCIE_APP_IRN_INT);
return 0; return 0;
app_init_err: app_init_err:
clk_disable_unprepare(lpp->core_clk); clk_disable_unprepare(pcie->core_clk);
clk_err: clk_err:
intel_pcie_core_rst_assert(lpp); intel_pcie_core_rst_assert(pcie);
phy_exit(lpp->phy); phy_exit(pcie->phy);
return ret; return ret;
} }
static void __intel_pcie_remove(struct intel_pcie_port *lpp) static void __intel_pcie_remove(struct intel_pcie *pcie)
{ {
intel_pcie_core_irq_disable(lpp); intel_pcie_core_irq_disable(pcie);
intel_pcie_turn_off(lpp); intel_pcie_turn_off(pcie);
clk_disable_unprepare(lpp->core_clk); clk_disable_unprepare(pcie->core_clk);
intel_pcie_core_rst_assert(lpp); intel_pcie_core_rst_assert(pcie);
phy_exit(lpp->phy); phy_exit(pcie->phy);
} }
static int intel_pcie_remove(struct platform_device *pdev) static int intel_pcie_remove(struct platform_device *pdev)
{ {
struct intel_pcie_port *lpp = platform_get_drvdata(pdev); struct intel_pcie *pcie = platform_get_drvdata(pdev);
struct pcie_port *pp = &lpp->pci.pp; struct pcie_port *pp = &pcie->pci.pp;
dw_pcie_host_deinit(pp); dw_pcie_host_deinit(pp);
__intel_pcie_remove(lpp); __intel_pcie_remove(pcie);
return 0; return 0;
} }
static int __maybe_unused intel_pcie_suspend_noirq(struct device *dev) static int __maybe_unused intel_pcie_suspend_noirq(struct device *dev)
{ {
struct intel_pcie_port *lpp = dev_get_drvdata(dev); struct intel_pcie *pcie = dev_get_drvdata(dev);
int ret; int ret;
intel_pcie_core_irq_disable(lpp); intel_pcie_core_irq_disable(pcie);
ret = intel_pcie_wait_l2(lpp); ret = intel_pcie_wait_l2(pcie);
if (ret) if (ret)
return ret; return ret;
phy_exit(lpp->phy); phy_exit(pcie->phy);
clk_disable_unprepare(lpp->core_clk); clk_disable_unprepare(pcie->core_clk);
return ret; return ret;
} }
static int __maybe_unused intel_pcie_resume_noirq(struct device *dev) static int __maybe_unused intel_pcie_resume_noirq(struct device *dev)
{ {
struct intel_pcie_port *lpp = dev_get_drvdata(dev); struct intel_pcie *pcie = dev_get_drvdata(dev);
return intel_pcie_host_setup(lpp); return intel_pcie_host_setup(pcie);
} }
static int intel_pcie_rc_init(struct pcie_port *pp) static int intel_pcie_rc_init(struct pcie_port *pp)
{ {
struct dw_pcie *pci = to_dw_pcie_from_pp(pp); struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
struct intel_pcie_port *lpp = dev_get_drvdata(pci->dev); struct intel_pcie *pcie = dev_get_drvdata(pci->dev);
return intel_pcie_host_setup(lpp); return intel_pcie_host_setup(pcie);
} }
static u64 intel_pcie_cpu_addr(struct dw_pcie *pcie, u64 cpu_addr) static u64 intel_pcie_cpu_addr(struct dw_pcie *pcie, u64 cpu_addr)
...@@ -402,17 +402,17 @@ static int intel_pcie_probe(struct platform_device *pdev) ...@@ -402,17 +402,17 @@ static int intel_pcie_probe(struct platform_device *pdev)
{ {
const struct intel_pcie_soc *data; const struct intel_pcie_soc *data;
struct device *dev = &pdev->dev; struct device *dev = &pdev->dev;
struct intel_pcie_port *lpp; struct intel_pcie *pcie;
struct pcie_port *pp; struct pcie_port *pp;
struct dw_pcie *pci; struct dw_pcie *pci;
int ret; int ret;
lpp = devm_kzalloc(dev, sizeof(*lpp), GFP_KERNEL); pcie = devm_kzalloc(dev, sizeof(*pcie), GFP_KERNEL);
if (!lpp) if (!pcie)
return -ENOMEM; return -ENOMEM;
platform_set_drvdata(pdev, lpp); platform_set_drvdata(pdev, pcie);
pci = &lpp->pci; pci = &pcie->pci;
pci->dev = dev; pci->dev = dev;
pp = &pci->pp; pp = &pci->pp;
...@@ -420,7 +420,7 @@ static int intel_pcie_probe(struct platform_device *pdev) ...@@ -420,7 +420,7 @@ static int intel_pcie_probe(struct platform_device *pdev)
if (ret) if (ret)
return ret; return ret;
ret = intel_pcie_ep_rst_init(lpp); ret = intel_pcie_ep_rst_init(pcie);
if (ret) if (ret)
return ret; return ret;
......
Markdown is supported
0% .
You are about to add 0 people to the discussion. Proceed with caution.
先完成此消息的编辑!
想要评论请 注册