/* RT-Thread config file */ #ifndef __RTTHREAD_CFG_H__ #define __RTTHREAD_CFG_H__ // // #define RT_NAME_MAX 8 // #define RT_ALIGN_SIZE 4 // // 8 // 32 // 256 // #define RT_THREAD_PRIORITY_MAX 32 // #define RT_TICK_PER_SECOND 1000 // #define IDLE_THREAD_STACK_SIZE 512 // //#define RT_USING_MODULE //
#define RT_DEBUG // // #define RT_THREAD_DEBUG // #define RT_USING_OVERFLOW_CHECK //
// #define RT_USING_HOOK //
#define RT_USING_TIMER_SOFT // #define RT_TIMER_THREAD_PRIO 4 // #define RT_TIMER_THREAD_STACK_SIZE 512 // #define RT_TIMER_TICK_PER_SECOND 200 //
//
// #define RT_USING_SEMAPHORE // #define RT_USING_MUTEX // #define RT_USING_EVENT // #define RT_USING_MAILBOX // #define RT_USING_MESSAGEQUEUE //
//
// #define RT_USING_MEMPOOL // #define RT_USING_MEMHEAP // #define RT_USING_HEAP // #define RT_USING_SMALL_MEM // // #define RT_USING_SLAB //
//
#define RT_USING_DEVICE // #define RT_USING_DEVICE_IPC // #define RT_USING_SERIAL // #define RT_SERIAL_RB_BUFSZ 64 // #define RT_USING_MTD_NAND // #define RT_MTD_NAND_DEBUG // #define RT_USING_NFTL // #define RT_USING_SPI // #define RT_USING_I2C // #define RT_USING_RTC // #define RT_MMCSD_THREAD_PREORITY 15 //
#define RT_USING_CONSOLE // #define RT_CONSOLEBUF_SIZE 128 // #define RT_CONSOLE_DEVICE_NAME "uart1" //
// #define RT_USING_COMPONENTS_INIT //
#define RT_USING_FINSH #define FINSH_THREAD_PRIORITY 0xa // #define FINSH_USING_SYMTAB // #define FINSH_USING_DESCRIPTION // #define FINSH_THREAD_STACK_SIZE 4096 // #define FINSH_USING_MSH #define FINSH_USING_MSH_DEFAULT //
//
// #define RT_USING_LIBC // #define RT_USING_PTHREADS //
//
//#define RT_USING_DFS // #define DFS_USING_WORKDIR // #define DFS_FILESYSTEM_TYPES_MAX 4 // #define DFS_FILESYSTEMS_MAX 4 // #define DFS_FD_MAX 32 // #define RT_USING_DFS_ELMFAT // #define RT_DFS_ELM_DRIVES 4 // #define RT_DFS_ELM_REENTRANT // // 1 // 2 // 3 // #define RT_DFS_ELM_USE_LFN 3 // #define RT_DFS_ELM_CODE_PAGE 437 // // #define RT_DFS_ELM_CODE_PAGE_FILE // #define RT_DFS_ELM_MAX_LFN 255 // #define RT_DFS_ELM_MAX_SECTOR_SIZE 4096 // // #define RT_DFS_ELM_USE_ERASE // // #define RT_USING_DFS_YAFFS2 // // #define RT_USING_DFS_UFFS // #define RT_USING_DFS_DEVFS // //#define RT_USING_DFS_ROMFS // // #define RT_USING_DFS_NFS // #define RT_NFS_HOST_EXPORT "192.168.137.1:/" //
//
//#define RT_USING_LWIP // #define RT_USING_LWIP141 // #define RT_LWIP_ICMP // // #define RT_LWIP_IGMP // #define RT_LWIP_UDP // #define RT_LWIP_TCP // #define RT_LWIP_DNS // #define RT_LWIP_PBUF_NUM 8 // #define RT_LWIP_TCP_PCB_NUM 8 // #define RT_LWIP_TCP_SND_BUF 8192 // #define RT_LWIP_TCP_WND 8192 // // #define RT_LWIP_SNMP // #define RT_LWIP_DHCP // //#define RT_LWIP_TCP_SEG_NUM 8 // #define RT_LWIP_TCPTHREAD_PRIORITY 12 // #define RT_LWIP_TCPTHREAD_MBOX_SIZE 8 // #define RT_LWIP_TCPTHREAD_STACKSIZE 4096 // #define RT_LWIP_ETHTHREAD_PRIORITY 14 // #define RT_LWIP_ETHTHREAD_MBOX_SIZE 8 // #define RT_LWIP_ETHTHREAD_STACKSIZE 512 // #define RT_LWIP_IPADDR0 192 #define RT_LWIP_IPADDR1 168 #define RT_LWIP_IPADDR2 137 #define RT_LWIP_IPADDR3 30 // #define RT_LWIP_GWADDR0 192 #define RT_LWIP_GWADDR1 168 #define RT_LWIP_GWADDR2 137 #define RT_LWIP_GWADDR3 1 // #define RT_LWIP_MSKADDR0 255 #define RT_LWIP_MSKADDR1 255 #define RT_LWIP_MSKADDR2 255 #define RT_LWIP_MSKADDR3 0 //
// /* enable SDRAM */ #define RT_USING_EXT_SDRAM #define RT_USING_COMPONENTS_INIT #define RT_USING_USER_MAIN #endif